ZHCSRW1C February 2023 – June 2024 AM69 , AM69A
PRODMIX
表 6-63、图 6-79、表 6-64 和图 6-80 说明了 MMC0 的时序要求和开关特性 - 高速 DDR 模式。
编号 | 最小值 | 最大值 | 单位 | ||
---|---|---|---|---|---|
HSDDR1 | tsu(cmdV-clkH) | 建立时间,在 MMC0_CLK 上升沿之前 MMC0_CMD 有效 | 3.79 | ns | |
HSDDR2 | th(clkH-cmdV) | 保持时间,在 MMC0_CLK 上升沿之后 MMC0_CMD 有效 | 2.67 | ns | |
HSDDR3 | tsu(dV-clkV) | 建立时间,在 MMC0_CLK 转换之前 MMC0_DAT[7:0] 有效 | 0.74 | ns | |
HSDDR4 | th(clkV-dV) | 保持时间,在 MMC0_CLK 转换之后 MMC0_DAT[7:0] 有效 | 1.67 | ns |
编号 | 参数 | 最小值 | 最大值 | 单位 | |
---|---|---|---|---|---|
fop(clk) | 工作频率,MMC0_CLK | 50 | MHz | ||
HSDDR5 | tc(clk) | 周期时间,MMC0_CLK | 20 | ns | |
HSDDR6 | tw(clkH) | 脉冲持续时间,MMC0_CLK 高电平 | 9.2 | ns | |
HSDDR7 | tw(clkL) | 脉冲持续时间,MMC0_CLK 低电平 | 9.2 | ns | |
HSDDR8 | td(clkH-cmdV) | 延迟时间,MMC0_CLK 上升沿到 MMC0_CMD 转换 | 3.4 | 9.8 | ns |
HSDDR9 | td(clkV-dV) | 延迟时间,MMC0_CLK 转换到 MMC0_DAT[7:0] 转换 | 2.9 | 6.85 | ns |