ZHCSRW1C February 2023 – June 2024 AM69 , AM69A
PRODMIX
表 6-88、图 6-104、表 6-89 和图 6-105 说明了 OSPI0 的时序要求和开关特性 - Tap DDR 模式。
编号 | 模式 | 最小值 | 最大值 | 单位 | ||
---|---|---|---|---|---|---|
O13 | tsu(D-CLK) | 建立时间,在有效 OSPI0/1_CLK 边沿之前 OSPI0/1_D[7:0] 有效 | 无环回 | (12.04 - (0.975T(1)R(2))) | ns | |
O14 | th(CLK-D) | 保持时间,在有效 OSPI0/1_CLK 边沿之后 OSPI0/1_D[7:0] 有效 | 无环回 | (1.84 + (0.975T(1)R(2))) | ns |
编号 | 参数 | 模式 | 最小值 | 最大值 | 单位 | |
---|---|---|---|---|---|---|
O1 | tc(CLK) | 周期时间,OSPI0/1_CLK | 40 | ns | ||
O2 | tw(CLKL) | 脉冲持续时间,OSPI0/1_CLK 低电平 | ((0.475P(1)) - 0.3) | ns | ||
O3 | tw(CLKH) | 脉冲持续时间,OSPI0/1_CLK 高电平 | ((0.475P(1)) - 0.3) | ns | ||
O4 | td(CSn-CLK) | 延迟时间,OSPI0/1_CSn[3:0] 有效边沿到 OSPI0/1_CLK 上升沿 | ((0.475P(1)) + ((0.975M(2)R(4)) - 1) | ((0.525P(1)) + (1.025M(2)R(4)) + 1) | ns | |
O5 | td(CLK-CSn) | 延迟时间,OSPI0/1_CLK 上升沿到 OSPI0/1_CSn[3:0] 无效边沿 | ((0.475P(1)) + (0.975N(3)R(4)) - 1) | ((0.525P(1)) + (1.025N(3)R(4)) + 1) | ns | |
O6 | td(CLK-D) | 延迟时间,OSPI0/1_CLK 有效边沿到 OSPI0/1_D[7:0] 转换 | (-17.94 + (0.975T(5)R(4))) | (-1.56 + (1.025T(5)R(4))) | ns |