ZHCSRW1C February 2023 – June 2024 AM69 , AM69A
PRODMIX
如需进一步详细了解器件内部集成电路的特性和其他说明信息,请参阅信号说明和详细说明 中的相应小节。
表 6-42、表 6-43、图 6-69、表 6-44 和图 6-70 假设在建议运行条件和电气特性条件下进行测试。
参数 | 最小值 | 最大值 | 单位 | |
---|---|---|---|---|
输入条件 | ||||
SRI | 输入压摆率 | 0.2276 | 5 | V/ns |
输出条件 | ||||
CL | 输出负载电容 | 50 | pF |
编号 | 参数 | 说明 | 模式 | 最小值 | 最大值 | 单位 |
---|---|---|---|---|---|---|
D1 | tLOW_OD | SCL 时钟的低电平周期 | 控制器 | 200 | ns | |
tDIG_OD_L | tLOW_OD MIN + tFDA_OD MIN | ns | ||||
D2 | tHIGH | SCL 时钟的高周期 | 控制器 | 41 | ns | |
tDIG_H | tHIGH + tCF | ns | ||||
D3 | tfDA_OD | SDA 信号的下降时间 | 控制器、目标 | tCF | 12 | ns |
D4 | tSU_OD | 开漏模式期间的 SDA 数据建立时间 | 控制器、目标 | 3 | ns | |
D5 | tCAS | 启动 (S) 条件后的时钟 | 控制器、ENTAS0 | 38.4 | 1000 | ns |
控制器、ENTAS1 | 38.4 | 100000 | ns | |||
控制器、ENTAS2 | 38.4 | 2000000 | ns | |||
控制器、ENTAS3 | 38.4 | 50000000 | ns | |||
D6 | tCBP | 停止 (P) 条件前的时钟 | 控制器 | tCAS MIN / 2 | ns | |
D7 | tMMOVERLAP | 切换期间当前控制器到辅助控制器的重叠时间 | 控制器 | tDIG_OD_Lmin | ns | |
D8 | tAVAL | 总线可用条件 | 控制器 | 1000 | ns | |
D9 | tIDLE | 总线空闲条件 | 控制器 | 1000000 | ns | |
D10 | tMMLOCK | 新控制器不将 SDA 驱动为低电平的时间间隔 | 控制器 | tAVALmin | ns |
编号 | 参数 | 说明 | 模式 | 最小值 | 最大值 | 单位 |
---|---|---|---|---|---|---|
D1 | fSCL | SCL 时钟周期 | 控制器 | 80 | 100000 | ns |
D2 | tLOW | SCL 时钟低电平周期 | 控制器 | 24 | ns | |
tDIG_L | 32 | ns | ||||
D3 | tHIGH_MIXED | 混合总线的 SCL 时钟高电平周期(不支持混合总线拓扑) | 控制器 | 24 | ns | |
tDIG_H_MIXED | 32 | 45 | ns | |||
D4 | tHIGH | SCL 时钟高周期 | 控制器 | 24 | ns | |
tDIG_H | 32 | ns | ||||
D5 | tSCO | 目标的时钟输入至数据输出时间 | 目标 | 12 | ns | |
D6 | tCR | SCL 时钟上升时间 | 控制器 | 150 × 1 / fSCL | 60 | ns |
D7 | tCF | SCL 时钟下降时间 | 控制器 | 150 × 1 / fSCL | 60 | ns |
D8 | tHD_PP | 推挽模式下的 SDA 信号数据保持时间 | 控制器 | tCR + 3 和 tCF + 3 | ns | |
目标 | 0 | ns | ||||
D9 | tSU_PP | 推挽模式下的 SDA 信号数据建立时间 | 控制器、目标 | 3 | ns | |
D10 | tCASr | 重复启动 (Sr) 后的时钟 | 控制器 | tCAS MIN | ns | |
D11 | tCBSr | 重复启动 (Sr) 前的时钟 | 控制器 | tCAS MIN / 2 | ns |