ZHCSR05A May 2023 – September 2023 AMC130M03
PRODUCTION DATA
当 AMC130M03 正常运行时,必须在 CLKIN 引脚上持续提供 LVCMOS 时钟。时钟频率可以与功耗模式一起调节,以实现功耗和动态范围之间的权衡。
CLOCK 寄存器中的 PWR[1:0] 位允许将器件配置为两种功耗模式之一:高分辨率 (HR) 或低功耗 (LP) 模式。更改 PWR[1:0] 位可调节内部偏置电流以达到预期的功耗水平。外部时钟频率必须遵循建议运行条件建议运行条件 表中提供的对应于器件的预期功耗模式的指南,以按照规格运行。
必须在 CLKIN 引脚上从外部提供主时钟。如图 8-5 所示,用户可编程时钟分频器对主时钟进行分频以获得内部调制器时钟 (MOD_CLK)。默认情况下,在 CLKIN 引脚上提供的主时钟除以 NDIV = 2,以生成占空比为 50% 的内部调制器时钟。如表 8-8 所示,可以使用 CLOCK 寄存器中的 CLK_DIV[1:0] 位将分频器比率 NDIV 更改为值 4、8 和 12。
CLK_DIV[1:0] | 所有通道上 MOD_CLK 的 NDIV |
---|---|
00b | 2 |
01b | 4 |
10b | 8 |
11b | 12 |
内部直流/直流转换器的时钟频率范围必须与调制器时钟同步,以尽量减少干扰。要优化直流/直流转换器内部时钟,调制器时钟的实际频率值必须在器件上电后立即写入 DCDC_CTRL 寄存器。调制器时钟频率是 CLKIN 引脚提供的频率除以所选分频器比率的结果(例如,如果 CLKIN 引脚提供 4MHz 时钟频率,分频器比率设置为 4,则调制器时钟 MOD_CLK 的频率为 1MHz)。必须在 DCDC_CTRL 寄存器中配置正确的调制器时钟频率值(如表 8-3 所示),方法是在启动后立即写入 DCDC_FREQ[3:0] 寄存器位。
以下是一个示例计算:
调制器时钟频率 (MHz) | DCDC_FREQ[3:0] 位设置 |
---|---|
3.768MHz 至 4.100MHz | 0000b |
3.366MHz 至 3.768MHz | 0001b |
3.041MHz 至 3.366MHz | 0010b |
2.773MHz 至 3.041MHz | 0011b |
2.549MHz 至 2.773MHz | 0100b |
2.358MHz 至 2.549MHz | 0101b |
2.194MHz 至 2.358MHz | 0110b |
2.051MHz 至 2.194MHz | 0111b |
1.926MHz 至 2.051MHz | 1000b |
1.815MHz 至 1.926MHz | 1001b |
1.716MHz 至 1.815MHz | 1010b |
1.627MHz 至 1.716MHz | 1011b |
1.547MHz 至 1.627MHz | 1100b |
1.475MHz 至 1.547MHz | 1101b |
1.409MHz 至 1.475MHz | 1110b |
1.400MHz 至 1.409MHz | 1111b |