ZHCST16 September 2023 AMC131M01
PRODUCTION DATA
AMC131M01 会选择 sinc3 滤波器路径,在上电或器件复位后发生两次转换。如果 OSR 设置为 64 到 1024,sinc3 滤波器输出直接馈入全局斩波和校准逻辑。如果 OSR 设置为 2048 及更高,sinc3 滤波器后跟一个 sinc1 滤波器。在这种情况下,sinc3 滤波器以 1024 的固定 OSR 运行,而 sinc1 滤波器实现了 2 至 16 的额外 OSR。因此,当选择 4096(示例)的 OSR 时,sinc3 滤波器会以 1024 的 OSR 运行,而 sinc1 滤波器以 4 的 OSR 运行。
滤波器在数据速率的整数倍上具有无限衰减,但 fMOD 的整数倍除外。与所有数字滤波器一样,AMC131M01 的数字滤波器响应以调制器频率 fMOD 的整数倍重复。数据速率和滤波器陷波频率随 fMOD 而变化。
在可能的情况下,为应用中的不相关周期性过程规划数据速率整数倍的频率,以便数字滤波器的陷波有效地消除对数据采集的任何寄生效应。尽可能避免使用接近 fMOD 整数倍的频率,因为这些频带中的音调可能会混叠到目标频带。
sinc3 和 sinc3 + sinc1 滤波器在启用 ADC、更改多路复用器或增益设置或发生重新同步事件后,需要时间来稳定。有关重新同步的更多详细信息,请参阅同步 部分。表 8-5 列出了 sinc3 和 sinc3 + sinc1 滤波器在每种 OSR 设置下需要的稳定时间。AMC131M01 不会选通未稳定的数据。因此,主机必须考虑滤波器稳定时间,并忽略未稳定的数据(如果读取了任何数据)。等待表 8-5 中列出的稳定时间加上一个额外的转换周期后,读取的数据才会被视为有效。
OSR(总体) | OSR (SINC3) | OSR (SINC1) | 详细稳定时间 (tCLKIN) | 总稳定时间 (tCLKIN) |
---|---|---|---|---|
64 | 64 | 不适用 | 3 × 64 + 44 + 4 | 240 |
128 | 128 | 不适用 | 3 × 128 + 44 + 4 | 432 |
256 | 256 | 不适用 | 3 × 256 + 44 + 4 | 816 |
512 | 512 | 不适用 | 3 × 512 + 44 + 4 | 1584 |
1024 | 1024 | 不适用 | 3 × 1024 + 44 + 4 | 3120 |
2048 | 1024 | 2 | 6 × 1024 + 44 + 4 | 6192 |
4096 | 1024 | 4 | 10 × 1024 + 44 + 4 | 10288 |
8192 | 1024 | 8 | 18 × 1024 + 44 + 4 | 18480 |
16384 | 1024 | 16 | 34 × 1024 + 44 + 4 | 34864 |