ZHCST20 September 2023 AMC131M02
PRODUCTION DATA
ΔΣ 调制器位流馈入数字滤波器。数字滤波器是线性相位、有限脉冲响应 (FIR)、低通、sinc 型滤波器,可衰减 ΔΣ 调制器的带外量化噪声。数字滤波器通过均值计算来解调 ΔΣ 调制器的输出。通过滤波器的数据被抽取和下采样,以将数据从调制器输出的速率 (fMOD) 降低至输出数据速率 (fDATA)。抽取因子根据方程式 5 定义,称为过采样率 (OSR)。
可通过 CLOCK 寄存器中的 OSR[2:0] 位来配置和设置 OSR。通过设置 OSR[2:0] 位,能够以二进制阶跃将 OSR 配置为 128 至 16384 范围内的值。此外,可通过设置 CLOCK 寄存器中的 TURBO 位(涡轮模式)将 OSR 配置为值 64。因此,AMC131M02 中总共有九种 OSR 设置,允许针对任何给定的主时钟频率进行九种不同的数据速率设置。表 8-4 列出了上述标称 CLKIN 频率的 OSR 设置和相应的输出数据速率(假设可编程时钟分频器设置为 NDIV = 2)。
OSR 决定了数字滤波器中调制器输出的平均值,因此也决定了滤波器带宽。滤波器带宽直接影响 ADC 的噪声性能,因为较低的带宽会产生较低的噪声,而较高的带宽会产生较高的噪声。有关各种 OSR 设置的噪声规格,请参阅表 7-1。
更改 OSR 时,器件必须处于待机模式。在 ADC 生成转换数据时将 OSR[2:0] 位设置为新值可能导致 ADC 输出出现意外行为。
功耗模式 | 标称主时钟频率 | fMOD(1) | OSR | 输出数据速率 |
---|---|---|---|---|
高分辨率 (HR) | 8.192MHz | 4.096MHz | 64 | 64kSPS |
128 | 32kSPS | |||
256 | 16kSPS | |||
512 | 8kSPS | |||
1024 | 4kSPS | |||
2048 | 2kSPS | |||
4096 | 1kSPS | |||
8192 | 500SPS | |||
16384 | 250SPS | |||
低功耗 (LP) | 4.096MHz | 2.048MHz | 64 | 32kSPS |
128 | 16kSPS | |||
256 | 8kSPS | |||
512 | 4kSPS | |||
1024 | 2kSPS | |||
2048 | 1kSPS | |||
4096 | 500SPS | |||
8192 | 250SPS | |||
16384 | 125SPS |