ZHCSQP3B September 2023 – September 2023 AMC131M03
PRODUCTION DATA
每个 ADC 的调制器时钟 MOD_CLK 源自用户控制的可编程时钟分频器在 CLKIN 引脚提供的外部时钟,如时钟和功耗模式 一节中所述。默认情况下,在 CLKIN 引脚上提供的时钟除以 NDIV = 2,以生成占空比为 50% 的内部调制器时钟 MOD_CLK。可以使用 CLOCK 寄存器中的 CLK_DIV[1:0] 位将分频器比率 NDIV 更改为值 4、8 和 12。
在温度传感器模式下,MOD_CLK 进一步除以系数 32,用作通道 2 的调制器时钟以转换通道 2 上的温度读数。然而,通道 0 和通道 1 上的调制器仍由未分频的 MOD_CLK 控制,具体由 CLOCK 寄存器中的 CLK_DIV[1:0] 位定义。
表 8-8 展示了在温度传感器模式和正常模式下运行时每个 ADC 通道的 MOD_CLK。
TS_EN | CLK_DIV[1:0] | 用于 MOD_CLK 的 NDIV | ||
---|---|---|---|---|
通道 0 | 通道 1 | 通道 2 | ||
AIN0N、AIN0P | AIN12N、AIN1P | AIN12N、AIN2P | ||
0b | 00b | 2 | 2 | 2 |
0b | 01b | 4 | 4 | 4 |
0b | 10b | 8 | 8 | 8 |
0b | 11b | 12 | 12 | 12 |
1b | 00b | 2 | 2 | 64 |
1b | 01b | 4 | 4 | 128 |
1b | 10b | 8 | 8 | 256 |
1b | 11b | 12 | 12 | 384 |
如温度传感器 一节所述,温度传感器模式的 ADC 转换速率降低为原来的三十二分之一。