ZHCSHP8B
December 2017 – January 2019
AMIC120
PRODUCTION DATA.
1
器件概述
1.1
特性
1.2
应用
1.3
说明
1.4
功能方框图
2
修订历史记录
3
Device Comparison
3.1
Related Products
4
Terminal Configuration and Functions
4.1
Pin Diagrams
Table 4-1
ZDN Ball Map [Section Top Left - Top View]
Table 4-2
ZDN Ball Map [Section Top Middle - Top View]
Table 4-3
ZDN Ball Map [Section Top Right - Top View]
Table 4-4
ZDN Ball Map [Section Middle Left - Top View]
Table 4-5
ZDN Ball Map [Section Middle Middle - Top View]
Table 4-6
ZDN Ball Map [Section Middle Right - Top View]
Table 4-7
ZDN Ball Map [Section Bottom Left - Top View]
Table 4-8
ZDN Ball Map [Section Bottom Middle - Top View]
Table 4-9
ZDN Ball Map [Section Bottom Right - Top View]
4.2
Pin Attributes
4.3
Signal Descriptions
4.3.1
ADC Interfaces
4.3.2
CAN Interfaces
4.3.3
Debug Subsystem Interface
4.3.4
Ethernet (GEMAC_CPSW) Interfaces
4.3.5
External Memory Interfaces
4.3.6
General Purpose IOs
4.3.7
HDQ Interface
4.3.8
I2C Interfaces
4.3.9
McASP Interfaces
4.3.10
Miscellaneous
4.3.11
PRU-ICSS0 Interface
4.3.12
PRU-ICSS1 Interface
4.3.13
QSPI Interface
4.3.14
RTC Subsystem Interface
4.3.15
Removable Media Interfaces
4.3.16
SPI Interfaces
4.3.17
Timer Interfaces
4.3.18
UART Interfaces
4.3.19
USB Interfaces
4.3.20
eCAP Interfaces
4.3.21
eHRPWM Interfaces
4.3.22
eQEP Interfaces
5
Specifications
5.1
Absolute Maximum Ratings
5.2
ESD Ratings
5.3
Power-On Hours (POH)
5.4
Operating Performance Points
5.5
Recommended Operating Conditions
5.6
Power Consumption Summary
5.7
DC Electrical Characteristics
5.8
ADC0: Analog-to-Digital Subsystem Electrical Parameters
5.9
Thermal Resistance Characteristics
Table 5-6
Thermal Resistance Characteristics (NFBGA Package) [ZDN]
5.10
External Capacitors
5.10.1
Voltage Decoupling Capacitors
5.10.1.1
Core Voltage Decoupling Capacitors
5.10.1.2
IO and Analog Voltage Decoupling Capacitors
5.10.2
Output Capacitors
5.11
Timing and Switching Characteristics
5.11.1
Power Supply Sequencing
5.11.1.1
Power Supply Slew Rate Requirement
5.11.1.2
Power-Up Sequencing
5.11.1.3
Power-Down Sequencing
5.11.2
Clock
5.11.2.1
PLLs
5.11.2.1.1
Digital Phase-Locked Loop Power Supply Requirements
5.11.2.2
Input Clock Specifications
5.11.2.3
Input Clock Requirements
5.11.2.3.1
OSC0 Internal Oscillator Clock Source
Table 5-11
OSC0 Crystal Circuit Requirements
Table 5-12
OSC0 Crystal Circuit Characteristics
5.11.2.3.2
OSC0 LVCMOS Digital Clock Source
5.11.2.3.3
OSC1 Internal Oscillator Clock Source
Table 5-14
OSC1 Crystal Circuit Requirements
Table 5-15
OSC1 Crystal Circuit Characteristics
5.11.2.3.4
OSC1 LVCMOS Digital Clock Source
5.11.2.3.5
OSC1 Not Used
5.11.2.4
Output Clock Specifications
5.11.2.5
Output Clock Characteristics
5.11.2.5.1
CLKOUT1
5.11.2.5.2
CLKOUT2
5.11.3
Timing Parameters and Board Routing Analysis
5.11.4
Recommended Clock and Control Signal Transition Behavior
5.11.5
Controller Area Network (CAN)
5.11.5.1
DCAN Electrical Data and Timing
Table 5-17
Timing Requirements for DCANx Receive
Table 5-18
Switching Characteristics for DCANx Transmit
5.11.6
DMTimer
5.11.6.1
DMTimer Electrical Data and Timing
Table 5-19
Timing Requirements for DMTimer [1-11]
Table 5-20
Switching Characteristics for DMTimer [4-7]
5.11.7
Ethernet Media Access Controller (EMAC) and Switch
5.11.7.1
Ethernet MAC and Switch Electrical Data and Timing
Table 5-21
Ethernet MAC and Switch Timing Conditions
5.11.7.1.1
Ethernet MAC/Switch MDIO Electrical Data and Timing
Table 5-22
Timing Requirements for MDIO_DATA
Table 5-23
Switching Characteristics for MDIO_CLK
Table 5-24
MDIO Switching Characteristics - MDIO_DATA
5.11.7.1.2
Ethernet MAC and Switch MII Electrical Data and Timing
Table 5-25
Timing Requirements for GMII[x]_RXCLK - MII Mode
Table 5-26
Timing Requirements for GMII[x]_TXCLK - MII Mode
Table 5-27
Timing Requirements for GMII[x]_RXD[3:0], GMII[x]_RXDV, and GMII[x]_RXER - MII Mode
Table 5-28
Switching Characteristics for GMII[x]_TXD[3:0], and GMII[x]_TXEN - MII Mode
5.11.7.1.3
Ethernet MAC and Switch RMII Electrical Data and Timing
Table 5-29
Timing Requirements for RMII[x]_REFCLK - RMII Mode
Table 5-30
Timing Requirements for RMII[x]_RXD[1:0], RMII[x]_CRS_DV, and RMII[x]_RXER - RMII Mode
Table 5-31
Switching Characteristics for RMII[x]_TXD[1:0], and RMII[x]_TXEN - RMII Mode
5.11.7.1.4
Ethernet MAC and Switch RGMII Electrical Data and Timing
Table 5-32
Timing Requirements for RGMII[x]_RCLK - RGMII Mode
Table 5-33
Timing Requirements for RGMII[x]_RD[3:0], and RGMII[x]_RCTL - RGMII Mode
Table 5-34
Switching Characteristics for RGMII[x]_TCLK - RGMII Mode
Table 5-35
Switching Characteristics for RGMII[x]_TD[3:0], and RGMII[x]_TCTL - RGMII Mode
5.11.8
External Memory Interfaces
5.11.8.1
General-Purpose Memory Controller (GPMC)
5.11.8.1.1
GPMC and NOR Flash—Synchronous Mode
Table 5-36
GPMC and NOR Flash Timing Conditions—Synchronous Mode
Table 5-37
GPMC and NOR Flash Timing Requirements—Synchronous Mode
Table 5-38
GPMC and NOR Flash Switching Characteristics—Synchronous Mode
5.11.8.1.2
GPMC and NOR Flash—Asynchronous Mode
Table 5-39
GPMC and NOR Flash Timing Conditions—Asynchronous Mode
Table 5-40
GPMC and NOR Flash Internal Timing Parameters—Asynchronous Mode
Table 5-41
GPMC and NOR Flash Timing Requirements—Asynchronous Mode
Table 5-42
GPMC and NOR Flash Switching Characteristics—Asynchronous Mode
5.11.8.1.3
GPMC and NAND Flash—Asynchronous Mode
Table 5-43
GPMC and NAND Flash Timing Conditions—Asynchronous Mode
Table 5-44
GPMC and NAND Flash Internal Timing Parameters—Asynchronous Mode
Table 5-45
GPMC and NAND Flash Timing Requirements—Asynchronous Mode
Table 5-46
GPMC and NAND Flash Switching Characteristics—Asynchronous Mode
5.11.8.2
Memory Interface
5.11.8.2.1
DDR3 and DDR3L Routing Guidelines
5.11.8.2.1.1
Board Designs
5.11.8.2.1.2
DDR3 Device Combinations
5.11.8.2.1.3
DDR3 Interface
5.11.8.2.1.3.1
DDR3 Interface Schematic
5.11.8.2.1.3.2
Compatible JEDEC DDR3 Devices
5.11.8.2.1.3.3
DDR3 PCB Stackup
5.11.8.2.1.3.4
DDR3 Placement
5.11.8.2.1.3.5
DDR3 Keepout Region
5.11.8.2.1.3.6
DDR3 Bulk Bypass Capacitors
5.11.8.2.1.3.7
DDR3 High-Speed Bypass Capacitors
5.11.8.2.1.3.7.1
Return Current Bypass Capacitors
5.11.8.2.1.3.8
DDR3 Net Classes
5.11.8.2.1.3.9
DDR3 Signal Termination
5.11.8.2.1.3.10
DDR3 DDR_VREF Routing
5.11.8.2.1.3.11
DDR3 VTT
5.11.8.2.1.4
DDR3 CK and ADDR_CTRL Topologies and Routing Definition
5.11.8.2.1.4.1
Using Two DDR3 Devices (x8 or x16)
5.11.8.2.1.4.1.1
CK and ADDR_CTRL Topologies, Two DDR3 Devices
5.11.8.2.1.4.1.2
CK and ADDR_CTRL Routing, Two DDR3 Devices
5.11.8.2.1.4.2
Using Four 8-Bit DDR3 Devices
5.11.8.2.1.4.2.1
CK and ADDR_CTRL Topologies, Four DDR3 Devices
5.11.8.2.1.4.2.2
CK and ADDR_CTRL Routing, Four DDR3 Devices
5.11.8.2.1.4.3
One 16-Bit DDR3 Device
5.11.8.2.1.4.3.1
CK and ADDR_CTRL Topologies, One DDR3 Device
5.11.8.2.1.4.3.2
CK and ADDR_CTRL Routing, One DDR3 Device
5.11.8.2.1.5
Data Topologies and Routing Definition
5.11.8.2.1.5.1
DQS[x] and DQ[x] Topologies, Any Number of Allowed DDR3 Devices
5.11.8.2.1.5.2
DQS[x] and DQ[x] Routing, Any Number of Allowed DDR3 Devices
5.11.8.2.1.6
Routing Specification
5.11.8.2.1.6.1
CK and ADDR_CTRL Routing Specification
5.11.8.2.1.6.2
DQS[x] and DQ[x] Routing Specification
5.11.8.2.2
LPDDR2 Routing Guidelines
5.11.8.2.2.1
LPDDR2 Board Designs
5.11.8.2.2.2
LPDDR2 Device Configurations
5.11.8.2.2.3
LPDDR2 Interface
5.11.8.2.2.3.1
LPDDR2 Interface Schematic
5.11.8.2.2.3.2
Compatible JEDEC LPDDR2 Devices
5.11.8.2.2.3.3
LPDDR2 PCB Stackup
5.11.8.2.2.3.4
LPDDR2 Placement
5.11.8.2.2.3.5
LPDDR2 Keepout Region
5.11.8.2.2.3.6
LPDDR2 Net Classes
5.11.8.2.2.3.7
LPDDR2 Signal Termination
5.11.8.2.2.3.8
LPDDR2 DDR_VREF Routing
5.11.8.2.2.4
Routing Specification
5.11.8.2.2.4.1
DQS[x] and DQ[x] Routing Specification
5.11.8.2.2.4.2
CK and ADDR_CTRL Routing Specification
5.11.9
Display Subsystem (DSS)
5.11.10
Camera (VPFE)
5.11.11
Inter-Integrated Circuit (I2C)
5.11.11.1
I2C Electrical Data and Timing
Table 5-69
I2C Timing Conditions - Slave Mode
Table 5-70
Timing Requirements for I2C Input Timings
Table 5-71
Switching Characteristics for I2C Output Timings
5.11.12
Multichannel Audio Serial Port (McASP)
5.11.12.1
McASP Device-Specific Information
5.11.12.2
McASP Electrical Data and Timing
Table 5-72
McASP Timing Conditions
Table 5-73
Timing Requirements for McASP
Table 5-74
Switching Characteristics for McASP
5.11.13
Multichannel Serial Port Interface (McSPI)
5.11.13.1
McSPI Electrical Data and Timing
5.11.13.1.1
McSPI—Slave Mode
Table 5-75
McSPI Timing Conditions—Slave Mode
Table 5-76
Timing Requirements for McSPI Input Timings—Slave Mode
Table 5-77
Switching Characteristics for McSPI Output Timings—Slave Mode
5.11.13.1.2
McSPI—Master Mode
Table 5-78
McSPI Timing Conditions—Master Mode
Table 5-79
Timing Requirements for McSPI Input Timings—Master Mode
Table 5-80
Switching Characteristics for McSPI Output Timings—Master Mode
5.11.14
Quad Serial Port Interface (QSPI)
Table 5-81
QSPI Switching Characteristics
5.11.15
HDQ/1-Wire Interface (HDQ/1-Wire)
5.11.15.1
HDQ Protocol
5.11.15.2
1-Wire Protocol
5.11.16
Programmable Real-Time Unit Subsystem and Industrial Communication Subsystem (PRU-ICSS)
5.11.16.1
Programmable Real-Time Unit (PRU-ICSS PRU)
Table 5-86
PRU-ICSS PRU Timing Conditions
5.11.16.1.1
PRU-ICSS PRU Direct Input/Output Mode Electrical Data and Timing
Table 5-87
PRU-ICSS PRU Timing Requirements - Direct Input Mode
Table 5-88
PRU-ICSS PRU Switching Requirements - Direct Output Mode
5.11.16.1.2
PRU-ICSS PRU Parallel Capture Mode Electrical Data and Timing
Table 5-89
PRU-ICSS PRU Timing Requirements - Parallel Capture Mode
5.11.16.1.3
PRU-ICSS PRU Shift Mode Electrical Data and Timing
Table 5-90
PRU-ICSS PRU Timing Requirements - Shift In Mode
Table 5-91
PRU-ICSS PRU Switching Requirements - Shift Out Mode
5.11.16.1.4
PRU-ICSS Sigma Delta Electrical Data and Timing
Table 5-92
PRU-ICSS Timing Requirements - Sigma Delta Mode
5.11.16.1.5
PRU-ICSS ENDAT Electrical Data and Timing
Table 5-93
PRU-ICSS Timing Requirements - ENDAT Mode
Table 5-94
PRU-ICSS Switching Requirements - ENDAT Mode
5.11.16.2
PRU-ICSS EtherCAT (PRU-ICSS ECAT)
Table 5-95
PRU-ICSS ECAT Timing Conditions
5.11.16.2.1
PRU-ICSS ECAT Electrical Data and Timing
Table 5-96
PRU-ICSS ECAT Timing Requirements - Input Validated With LATCH_IN
Table 5-97
PRU-ICSS ECAT Timing Requirements - Input Validated With SYNCx
Table 5-98
PRU-ICSS ECAT Timing Requirements - Input Validated With Start of Frame (SOF)
Table 5-99
PRU-ICSS ECAT Timing Requirements - LATCHx_IN
Table 5-100
PRU-ICSS ECAT Switching Requirements - Digital IOs
5.11.16.3
PRU-ICSS MII_RT and Switch
Table 5-101
PRU-ICSS MII_RT Switch Timing Conditions
5.11.16.3.1
PRU-ICSS MDIO Electrical Data and Timing
Table 5-102
PRU-ICSS MDIO Timing Requirements - MDIO_DATA
Table 5-103
PRU-ICSS MDIO Switching Characteristics - MDIO_CLK
Table 5-104
PRU-ICSS MDIO Switching Characteristics - MDIO_DATA
5.11.16.3.2
PRU-ICSS MII_RT Electrical Data and Timing
Table 5-105
PRU-ICSS MII_RT Timing Requirements - MII_RXCLK
Table 5-106
PRU-ICSS MII_RT Timing Requirements - MII[x]_TXCLK
Table 5-107
PRU-ICSS MII_RT Timing Requirements - MII_RXD[3:0], MII_RXDV, and MII_RXER
Table 5-108
PRU-ICSS MII_RT Switching Characteristics - MII_TXD[3:0] and MII_TXEN
5.11.16.4
PRU-ICSS Universal Asynchronous Receiver Transmitter (PRU-ICSS UART)
Table 5-109
Timing Requirements for PRU-ICSS UART Receive
Table 5-110
Switching Characteristics Over Recommended Operating Conditions for PRU-ICSS UART Transmit
5.11.17
Multimedia Card (MMC) Interface
5.11.17.1
MMC Electrical Data and Timing
Table 5-111
MMC Timing Conditions
Table 5-112
Timing Requirements for MMC[0]_CMD and MMC[0]_DAT[7:0]
Table 5-113
Timing Requirements for MMC[1/2]_CMD and MMC[1/2]_DAT[7:0]
Table 5-114
Switching Characteristics for MMC[x]_CLK
Table 5-115
Switching Characteristics for MMC[x]_CMD and MMC[x]_DAT[7:0]—HSPE=0
Table 5-116
Switching Characteristics for MMC[x]_CMD and MMC[x]_DAT[7:0]—HSPE=1
5.11.18
Universal Asynchronous Receiver/Transmitter (UART)
5.11.18.1
UART Electrical Data and Timing
Table 5-117
Timing Requirements for UARTx Receive
Table 5-118
for UARTx Transmit
5.11.18.2
UART IrDA Interface
5.12
Emulation and Debug
5.12.1
IEEE 1149.1 JTAG
5.12.1.1
JTAG Electrical Data and Timing
Table 5-121
Timing Requirements for JTAG
Table 5-122
Switching Characteristics for JTAG
6
Device and Documentation Support
6.1
Device Nomenclature
6.2
Tools and Software
6.3
Documentation Support
6.4
Community Resources
6.5
商标
6.6
静电放电警告
6.7
Glossary
7
Mechanical, Packaging, and Orderable Information
7.1
Via Channel
7.2
Packaging Information
封装选项
请参考 PDF 数据表获取器件具体的封装图。
机械数据 (封装 | 引脚)
ZDN|491
散热焊盘机械数据 (封装 | 引脚)
订购信息
zhcshp8b_oa
1.1
特性
亮点
Sitara™ARM®Cortex®-A9 32 位 RISC 处理器,处理速度高达
300
MHz
NEON™单指令多数据流 (SIMD) 协处理器和矢量浮点 (VFPv3) 协处理器
32KB L1 指令缓存和数据缓存
256KB L2 缓存或 L3 RAM
32 位 LPDDR2、DDR3 和 DDR3L 支持
通用存储器支持(NAND、NOR、SRAM),支持高达 16 位的 ECC
实时时钟 (RTC)
多达两个带集成 PHY 的 USB 2.0 高速双角色(主机或设备)端口
10、100 和 1000 以太网交换机可支持最多两个端口(器件上只有 1 个输入端口具有引脚输出)
串行接口:
六个 UART、两个 McASP、五个 McSPI、三个 I
2
C 端口、一个 QSPI 和一个 HDQ 或 1-Wire
安全性
加密硬件加速器(AES、SHA、RNG、DES 和 3DES)
两个 12 位逐次逼近寄存器 (SAR) ADC
多达三个 32 位增强型捕捉 (eCAP) 模块
多达三个增强型正交编码器脉冲 (eQEP) 模块
多达六个增强型高分辨率 PWM (eHRPWM) 模块
MPU 子系统
具有高达
300
MHz 处理速度的 ARM Cortex-A9 32 位 RISC 微处理器
32KB L1 指令缓存和数据缓存
256KB L2 缓存(也可配置为 L3 RAM)
256KB 片上引导 ROM
64KB 片上 RAM
仿真和调试
JTAG
嵌入式跟踪缓冲器
中断控制器
片上存储器(共享 L3 RAM)
256KB 通用片上存储器控制器 (OCMC) 随机存取存储器 (RAM)
可访问所有主机
支持保持以实现快速唤醒
多达 512KB 内部 RAM 总量
(256KB ARM 存储器配置为 L3 RAM + 256KB OCMC RAM)
外部存储器接口 (EMIF)
DDR 控制器:
LPDDR2:266MHz·时钟(LPDDR2-533 数据速率)
DDR3 和 DDR3L:400MHz 时钟(DDR-800 数据速率)
32 位数据总线
2GB 全部可寻址空间
支持一个 x32、两个 x16 或四个 x8 存储器器件配置
通用存储器控制器 (GPMC)
灵活的 8 位和 16 位异步存储器接口,具有多达七个片选(NAND、NOR、Muxed-NOR 和 SRAM)
使用 BCH 代码,支持 4 位、8 位或 16 位 ECC
使用海明码来支持 1 位 ECC
错误定位器模块 (ELM)
与 GPMC 配合使用,以找到来自伴随多项式的数据错误(在使用 BCH 算法时生成)的地址
根据 BCH 算法,支持 4 位、8 位和 16 位每 512 字节块错误定位
可编程实时单元子系统和工业通信子系统 (PRU-ICSS)
支持的协议如 EtherCAT®, PROFIBUS®, PROFINET®和 EtherNet/IP™、EnDat 2.2 等
两个可编程实时单元 (PRU) 子系统,每个子系统有两个 PRU 内核
每个内核都是一个能以 200MHz 运行的 32 位加载和存储 RISC 处理器
具有单错检测(奇偶校验)功能的 12KB (PRU-ICSS1)、4KB (PRU-ICSS0) 指令 RAM
具有单错检测(奇偶校验)功能的 8KB (PRU-ICSS1)、4KB (PRU-ICSS0) 数据 RAM
具有 64 位累加器的单周期 32 位乘法器
增强型 GPIO 模块对外部信号提供移入和移出支持以及并行锁断
具有单错检测(奇偶校验)功能的 12KB(仅限 PRU-ICSS1)共享 RAM
三个 120 字节寄存器组,可被每个 PRU 访问
用于处理系统输入事件的中断控制器模块 (INTC)
用于将内部和外部主机连接到 PRU-ICSS 内部资源的本地互连总线
PRU-ICSS 内的外设
一个带有流控制引脚的通用异步收发器 (UART) 端口,支持高达 12Mbps 的数据速率
一个 eCAP 模块
2 个支持工业用以太网的 MII 以太网端口,例如EtherCAT
1 个 MDIO 端口
两种 PRU-ICSS 子系统支持工业通信
电源、复位和时钟管理 (PRCM) 模块
控制深度休眠模式的进入和退出
负责休眠排序、电源域关闭排序、唤醒排序和电源域打开排序
时钟
集成高频率振荡器,用于为各种系统和外设时钟生成参考时钟(19.2、24、25 和 26MHz)
支持子系统和外设的单独时钟使能和禁用控制,帮助降低功耗
五个用于生成系统时钟(MPU 子系统、DDR 接口、USB 和外设 [MMC 和 SD、UART、SPI、I
2
C]、L3、L4 和以太网)的 ADPLL
电源
两个不可切换电源域(RTC 和唤醒逻辑 [WAKE-UP])
两个可切换电源域(MPU 子系统、外设和基础设施 [PER])
动态电压频率缩放 (DVFS)
实时时钟 (RTC)
实时日期(年、月、日和星期几)和时间(小时、分钟和秒)信息
内部 32.768kHz 振荡器、RTC 逻辑和 1.1V 内部 LDO
独立上电复位 (RTC_PWRONRSTn) 输入
外部唤醒事件专用输入引脚 (
RTC_WAKEUP
)
可编程警报可生成用于唤醒的 PRCM 内部中断或用于事件通知的 Cortex-A9 内部中断
可编程警报可与外部输出 (RTC_PMIC_EN) 配合使用,以启用电源管理 IC,从而恢复非 RTC 电源域
外设
多达两个带集成 PHY 的 USB 2.0 高速双角色(主机或设备)端口
多达两个工业千兆位以太网 MAC
(10、100 和 1000Mbps)
集成开关
MAC 支持 MII、RMII、RGMII 和 MDIO 接口
以太网 MAC 和交换机可独立于其它功能运行
IEEE 1588v2 精密时间协议 (PTP)
多达两个 CAN 端口
支持 CAN 版本 2 部分 A 和 B
多达两个多通道音频串行端口 (McASP)
高达 50MHz 的发送和接收时钟
每个 McASP 端口具有多达四个串行数据引脚并具有独立的 TX 和 RX 时钟
支持时分多路复用 (TDM)、内部 IC 声音 (I2S) 和类似格式
支持数字音频接口传输(SPDIF、IEC60958-1 和 AES-3 格式)
用于发送和接收的 FIFO 缓冲器(256 字节)
最多 6 个 UART
所有 UART 支持 IrDA 和 CIR 模式
所有 UART 支持 RTS 和 CTS 流量控制
UART1 支持完整的调制解调器控制
多达五个主 McSPI 和从 McSPI
McSPI0–McSPI2 支持多达四个片选
McSPI3 和 McSPI4 支持多达两个片选
高达 48MHz
一个四通道 SPI
支持串行 NOR FLASH 就地执行 (XIP)
一个 Dallas 单线®和 HDQ 串行接口
多达三个 MMC、SD 和 SDIO 端口
1 位、4 位和 8 位 MMC、SD 和 SDIO 模式
所有端口均为 1.8V 或 3.3V 操作
高达 48MHz 的时钟
支持卡检测和写保护
符合 MMC4.3 以及 SD 和 SDIO 2.0 规范
多达三个 I
2
C 主从接口
标准模式(高达 100kHz)
快速模式(高达 400kHz)
多达六组通用 I/O (GPIO)
每组 32 个 GPIO(与其他功能引脚进行多路复用)
GPIO 可用作中断输入(每组多达两个中断输入)
多达 3 个外部 DMA 事件输入,此输入也可被用作中断输入
十二个 32 位通用定时器
DMTIMER1 是用于操作系统 (OS) 节拍的 1ms 定时器
DMTIMER4–DMTIMER7 为引脚输出
一个公共看门狗定时器
一个自由运行的 32kHz 高分辨率计数器 (synctimer32K)
两个 12 位 SAR ADC(ADC0、ADC1)
每秒 867K 次采样
可从 8:1 模拟开关复用的八个模拟输入中任意选择输入
多达三个 32 位 eCAP 模块
可配置为三个捕捉输入或者三个备用 PWM 输出
多达六个增强型 eHRPWM 模块
具有时间和频率控制功能的 16 位专用时基计数器
可配置为 6 个单端,6 个双边对称,或者 3个双边不对称输出
多达三个 32 位 eQEP 模块
器件标识
厂家可编程电子熔丝组 (FuseFarm)
生产 ID
器件部件号(唯一的 JTAG ID)
设备版本(可由主机 ARM 读取)
调试接口支持
用于 ARM(Cortex-A9 和 PRCM)和 PRU-ICSS 调试的 JTAG 和 cJTAG
支持实时跟踪引脚(对于 Cortex-A9)
64KB 嵌入式跟踪缓冲器 (ETB)
支持器件边界扫描
支持 IEEE1500
DMA
片上增强型 DMA 控制器 (EDMA) 搭载三个第三方传送控制器 (TPTC) 和一个第三方通道控制器 (TPCC),支持多达 64 个可编程逻辑通道和 8 个 QDMA 通道
EDMA 用于:
向/从片上存储器传送
向/从外部存储器(EMIF、GPMC 和从外设)传送
处理器间通信 (IPC)
集成了基于硬件的 IPC 邮箱,以及用于 Cortex-A9、PRCM 和 PRU-ICSS 之间进程同步的 Spinlock
启动模式
通过锁存在 PWRONRSTn 复位输入引脚上升沿的启动配置引脚来选择启动模式
封装
491 引脚 BGA 封装 (17 × 17mm)(后缀为 ZDN),0.65mm 焊球间距,采用过孔通道阵列技术实现低成本布线
千亿体育app官网登录(中国)官方网站IOS/安卓通用版/手机APP
|
米乐app下载官网(中国)|ios|Android/通用版APP最新版
|
米乐|米乐·M6(中国大陆)官方网站
|
千亿体育登陆地址
|
华体会体育(中国)HTH·官方网站
|
千赢qy国际_全站最新版千赢qy国际V6.2.14安卓/IOS下载
|
18新利网v1.2.5|中国官方网站
|
bob电竞真人(中国官网)安卓/ios苹果/电脑版【1.97.95版下载】
|
千亿体育app官方下载(中国)官方网站IOS/安卓/手机APP下载安装
|