ZHCSUB0B January 2024 – December 2024 AWR2544
PRODUCTION DATA
器件时钟子系统从 50MHz 晶体的输入基准频率生成 76GHz 至 81GHz 的频率。它具有一个内置振荡器电路,后跟一个模拟 PLL 和一个射频合成器电路。然后,射频合成器的输出由 x4 乘法器进行处理,以生成 76GHz 至 81GHz 频谱范围内的所需频率。可以通过计时引擎模块对射频合成器输出进行调制,以生成传感器有效运行所需的波形,或者,射频合成器可以直接从 APLL 输入 1GHz 的固定信号。
模拟 PLL 还在系统唤醒后为主机处理器提供基准时钟。
时钟子系统还具有内置的机制,用于检测晶体是否存在以及监测所生成的时钟的质量。
图 8-2 介绍了时钟子系统。