ZHCSU54 December   2023 BQ77307

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  建议运行条件
    4. 6.4  热性能信息 BQ77307
    5. 6.5  电源电流
    6. 6.6  数字 I/O
    7. 6.7  REGOUT LDO
    8. 6.8  电压基准
    9. 6.9  电流检测器
    10. 6.10 热敏电阻上拉电阻
    11. 6.11 硬件过热检测器
    12. 6.12 内部振荡器
    13. 6.13 充电和放电 FET 驱动器
    14. 6.14 保护子系统
    15. 6.15 时序要求 - I2C 接口,100kHz 模式
    16. 6.16 时序要求 - I2C 接口,400kHz 模式
    17. 6.17 时序图
    18. 6.18 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 器件配置
      1. 7.3.1 命令和子命令
      2. 7.3.2 使用 OTP 或寄存器进行配置
      3. 7.3.3 器件安全性
    4. 7.4 器件硬件特性
      1. 7.4.1  电压保护子系统
      2. 7.4.2  电流保护子系统
      3. 7.4.3  未使用的 VC 引脚
      4. 7.4.4  内部温度保护
      5. 7.4.5  热敏电阻温度保护
      6. 7.4.6  保护 FET 驱动器
      7. 7.4.7  电压基准
      8. 7.4.8  多路复用器
      9. 7.4.9  LDO
      10. 7.4.10 独立接口与主机接口
      11. 7.4.11 ALERT 引脚运行
      12. 7.4.12 低频振荡器
      13. 7.4.13 I2C 串行通信接口
    5. 7.5 保护子系统
      1. 7.5.1 保护概述
      2. 7.5.2 初级保护
      3. 7.5.3 电芯开路保护
      4. 7.5.4 诊断检查
    6. 7.6 器件电源模式
      1. 7.6.1 电源模式概述
      2. 7.6.2 NORMAL 模式
      3. 7.6.3 SHUTDOWN 模式
      4. 7.6.4 CONFIG_UPDATE 模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用性能图
      4. 8.2.4 随机电芯连接支持
      5. 8.2.5 启动时序
      6. 8.2.6 FET 驱动器关断
      7. 8.2.7 未使用引脚的使用
  10. 电源建议
  11. 10布局
    1. 10.1 布局指南
    2. 10.2 布局示例
  12. 11器件和文档支持
    1. 11.1 文档支持
      1. 11.1.1 相关文档
    2. 11.2 接收文档更新通知
    3. 11.3 支持资源
    4. 11.4 商标
    5. 11.5 静电放电警告
    6. 11.6 术语表
  13. 12修订历史记录
  14. 13机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

保护 FET 驱动器

BQ77307 集成了低侧 CHG 和 DSG FET 驱动器,这些驱动器可直接驱动低侧保护 NFET 晶体管。该器件支持串联和并联 FET 配置,当配置为串联 FET 配置时,如果一个 FET 驱动器打开而另一个 FET 驱动器关闭,可提供 FET 体二极管保护。当体二极管保护已启用时,如果电池包在存在放电禁止故障条件时充电,则可以打开 DSG 驱动器,以防止损坏 FET。同样,如果电池包在存在充电禁止故障条件时放电,则可以打开 CHG 驱动器。这些决策取决于对绝对值超过可编程体二极管阈值的电流的检测。

当未被命令阻止并且不存在相关故障(例如 UV、OTD、UTD、OCD1、OCD2、SCD 和选择诊断)时,DSG 引脚会被驱动为高电平,这种配置用于实现自主控制或用于体二极管保护。可以通过命令强制启动驱动器,但只有配置设置允许时,该命令才能生效。

DSG 驱动器旨在允许用户选择 DSG 引脚和 DSG FET 栅极之间的最佳串联电阻,以根据应用要求和 FET 特性选择实现所需的 FET 上升和下降时间。当 DSG FET 关断时,DSG 引脚会驱动为低电平,并会禁用所有放电过流保(OCD1、OCD2、SCD),以便更好地节省功耗。这些操作会在 DSG FET 开启时恢复运行。器件配置设置决定哪种保护将自主控制相应的 FET 驱动器。

仅当未被命令阻止并且不存在相关故障(OV、OTC、UTC、OCC、SCD 和选择诊断)时,CHG 引脚才会被驱动为高电平,这种配置用于实现自主控制或用于体二极管保护。可以通过命令强制启动驱动器,但只有配置设置允许时,该命令才能生效。关断 CHG 引脚不影响过流保护电路。CHG FET 驱动器在启用时主动将 CHG 引脚驱动为高电平,并在禁用时主动将该引脚驱动为低电平,使其在大约 100μs 的时间内比 VSS 电压高大约 0.5V,然后允许该引脚通过外部 CHG FET 栅源电阻器稳定到 PACK- 电压。如果在禁用 CHG FET 的情况下将充电器连接到电池包,则根据器件的电气规格,CHG 引脚可降至比器件 VSS 低 25V 的电压。由于 CHG 会在 100μs 的时间间隔期间主动拉至低电平,CHG 驱动电路(由驱动器有效电阻、CHG 引脚和 CHG FET 栅极之间的任何串联电阻和 FET 栅极电容组成)的时间常数应保持远低于此水平。