ZHCSR35A November 2019 – August 2020 BQ79600-Q1
PRODUCTION DATA
SPI_RDY 是一个输出信号,指示主机数据已准备好进行通信。SPI FIFO 图 7-15 是器件中用于临时存储传入/传出数据的缓冲器。需要它们的原因如下:
TX FIFO 包含两个 128 字节缓冲器(一起用作乒乓缓冲器)。
案例编号 | 高 -> 低 | 低 -> 高 | |
---|---|---|---|
a | b | ||
主机写入 | 1 | 当 RX FIFO >= 16 字节时,在 2μs 内。 | 当 RX FIFO < 8 个字节时,在 a1 事件后 2μs 内。 |
主机读取 | 2 | 在器件接收到读取命令帧的第 1 个字节后 5μs 内。 | Ping (pong) 缓冲器填满后 1us 内。 |
3 | 正在读取的 TX 缓冲器变为空(在向外传输缓冲器中最后一个字节的最后一位之前) 注意:一旦变为低电平,SPI_RDY 无论如何都会保持低电平 2μs。 | 发生 TX FIFO 超时 注意:当 SPI_RDY 为高电平时(主机正在读取 TX FIFO 时),可能会发生 TX FIFO 超时。在这种情况下,在事件 a3 之后,SPI_RDY 会保持低电平大约 2μs,然后恢复为高电平。 |
注: