ZHCSSF9 june 2023 CDCE6214Q1TM
PRODUCTION DATA
来自矩形时钟信号的谐波能量可以分布在一定的频率范围内。该频率偏差使谐波的平均振幅降低。当接收器支持该工作模式时,这有助于减轻系统中的电磁干扰 (EMI) 挑战。调制形状为三角形。
SSC 时钟是通过分数 N PLL 生成的。启用 SSC 后,SSC 时钟在所有源自 PLL 的时钟上可用。OUT1–OUT4 引脚上提供基准时钟或 PFD 时钟。
支持向下展频和中心展频。支持以下模式。
使用这些预先配置的设置,可合成 31.5kHz 的 fmod 以生成 100MHz 输出时钟。
R41[15] - SSC_EN | R42[5] - SSC_TYPE(1) | R42[3:1] - SSC_SEL(1) | 说明 |
---|---|---|---|
0h | X | X | 输出端无 SSC 调制 |
1h | 0h | X | 向下展频 SSC 调制。SSC 展频由 ssc_sel 决定 |
1h | 1h | X | 中心展频 SSC 调制。SSC 展频由 ssc_sel 决定 |
1h | X | 0h | 25MHz PFD,中心展频为 +/- 0.25%,向下展频为 -0.25%。 |
1h | X | 1h | 25MHz PFD,中心展频为 +/- 0.50%,向下展频为 -0.50%。 |
1h | X | 2h | 50MHz PFD,中心展频为 +/- 0.25%,向下展频为 -0.25%。 |
1h | X | 3h | 50MHz PFD,中心展频为 +/- 0.50%,向下展频为 -0.50%。 |
1h | X | 4h-7h | 不使用 |
编号 | 分级 | 数据速率 | 架构 | 测量的 PNA 方法 | 测量的示波器方法 | 规格限制 | 结果 |
---|---|---|---|---|---|---|---|
1 | Gen4 | 16Gb/s | CC | 195fs | 260fs | 500fs | 通过 |
2 | Gen4 | 16Gb/s | SRIS | - | 490fs | 500fs | 通过 |
3 | 第 5 代 | 32Gb/s | CC | 87fs | 111fs | 150fs | 通过 |
4 | 第 5 代 | 32Gb/s | SRIS | - | 157fs | * | * |