ZHCSSF9 june 2023 CDCE6214Q1TM
PRODUCTION DATA
PLL 的基准时钟被馈送到引脚 1 (SECREF_P) 和 2 (SECREF_N) 或引脚 5 (PRIREF_P) 和 6 (PRIREF_N)。有多个输入级来适应各种时钟基准。引脚 1 和 2 可用于跨时钟连接 XTAL,或提供外部单端 LVCMOS 时钟或差分时钟。可以通过寄存器编程来选择这些模式。选择差分模式时,会向引脚施加适当的偏置。在差分模式下,需要使用外部交流耦合电容器。当选择 XTAL 或 LVCMOS 模式时,偏置电路将断开。引脚 5 和 6 可用于提供外部单端 LVCMOS 时钟或差分时钟。
基准多路复用器选择 PLL 的基准时钟。通过设置 REFSEL 引脚 = L,可以选择 SECREF 输入,而通过设置 REFSEL 引脚 = H,可以选择 PRIREF 输入。或者,这可以通过寄存器设置进行配置。
寄存器位地址 | 寄存器位字段名称 | 值 | 说明 |
---|---|---|---|
R2[1:0] | REFSEL_SW | 0h 或 1h | 通过引脚 4 (REFSEL) 控制输入基准多路复用器 |
(默认值:0h) | 2h | 选择引脚 1/引脚 2 SECREF 输入。这与引脚 4 的状态无关。 | |
3h | 选择引脚 5/引脚 6 PRIREF 输入。这与引脚 4 的状态无关。 | ||
R24[1:0] | IP_SECREF_BUF_SEL | 0h | XO 被启用。对 SECREF 引脚有效。 |
(默认值:0h) | 1h | 启用 LVCMOS 缓冲器。对 SECREF 引脚有效。 | |
2h 或 3h | 启用差分缓冲器。对 SECREF 引脚有效。 | ||
R24[15] | IP_PRIREF_BUF_SEL | 0h | 启用 LVCMOS 缓冲器。对 PRIREF 引脚有效。 |
(默认值:0h) | 1h | 启用差分缓冲器。对 PRIREF 引脚有效。 |
可以使用基准分频器或时钟倍频器来进一步对 PLL 的基准时钟进行倍频 (2x) 或分频。IP_RDIV[7:0] 可用于设置分频器的值。将其设置为 00h 可启用倍增器。
来自基准块的输出时钟可以旁路至 OUT0 和其他输出通道。可以在输入时钟或 PFD 时钟之间选择旁路时钟。请参阅表 10-9
SECREF_P 和 SECREF_N 引脚提供晶体振荡器级来驱动 10MHz 至 50MHz 范围内的基本模式晶体。晶体输入级集成了高达 9pF 的可调负载电容器阵列,并可通过 R24[12:8] 进行编程。可通过 R24[5:2] 对振荡器的驱动能力进行编程。
LVCMOS 输入缓冲器阈值电压遵循 VDD_REF。该器件可用作电平转换器,因为输出具有单独的电源。