ZHCSTV1A November 2023 – March 2024 DAC39RF10EF , DAC39RFS10EF
PRODUCTION DATA
DAC 器件中提供了数据解扰器,用于在接收后对数据进行解扰。扰频用于避免因重复数据流而导致在传输的数据中出现频谱峰值。扰频器对于 8b/10b 编码模式是可选的,但对于 64b/66b 编码模式是必需的,以便有足够的频谱内容用于时钟恢复和自适应均衡。扰频器在编码前对数据进行操作,以使 8b/10b 扰频器在 10 位编码前对 8 位的八位位组进行扰频,64b/66b 扰频器在同步报头插入(66 位编码)之前对 64 位块进行扰频。JESD204C 接收器会自动将其解扰器与传入的扰频数据流同步。对于 8b/10b 编码,初始通道对齐序列 (ILA) 绝不会进行扰频。可通过为 8b/10b 编码模式设置 SCR 来启用解扰器,但是,解扰器会在 64b/66b 模式下自动启用。对于由 JESD204C 标准定义的 8b/10b 编码以及 64b/66b 编码方案,扰频多项式是不同的。