ZHCSNQ3A March 2021 – December 2021 DAC43204 , DAC53204 , DAC63204
PRODUCTION DATA
引脚 | 类型 | 说明 | |
---|---|---|---|
编号 | 名称 | ||
1 | FB3 | 输入 | 通道 3 的电压反馈引脚。在电压输出模式下,连接至 OUT3 以实现闭环放大器输出。在电流输出模式下,保持 FB3 引脚未连接,以尽可能减少漏电流。 |
2 | OUT3 | 输出 | DAC 通道 3 的模拟输出电压。 |
3 | OUT2 | 输出 | DAC 通道 2 的模拟输出电压。 |
4 | FB2 | 输入 | 通道 2 的电压反馈引脚。在电压输出模式下,连接至 OUT2 以实现闭环放大器输出。在电流输出模式下,保持 FB2 引脚未连接,以尽可能减少泄漏电流。 |
5 | GPIO/SDO | 输入/输出 | 通用输入/输出可配置为 LDAC、PD、PROTECT、RESET、SDO 和 STATUS。对于 STATUS 和 SDO,需使用外部上拉电阻器将引脚连接到 IO 电压。如果未使用,需使用外部电阻器将 GPIO 引脚连接到 VDD 或 AGND。此引脚可以在VDD之前拉高。 |
6 | SCL/SYNC | 输出 | I2C 串行接口时钟或 SPI 芯片选择输入。此引脚必须使用外部上拉电阻器连接到 IO 电压。此引脚可以在VDD之前拉高。 |
7 | A0/SDI | 输入 | 用于
I2C 的地址配置引脚或用于 SPI 的串行数据输入。 对于 A0,需将此引脚连接到 VDD、AGND、SDA 或 SCL 以进行地址配置 (Topic Link Label7.5.2.2.1)。 对于 SDI,无需上拉或下拉此引脚。此引脚可以在VDD之前拉高。 |
8 | SDA/SCLK | 输入/输出 | 双向 I2C 串行数据总线或 SPI 时钟输入。在 I2C 模式下,必须使用外部上拉电阻器将此引脚连接到 IO 电压。此引脚可以在VDD之前拉高。 |
9 | FB1 | 输入 | 通道 1 的电压反馈引脚。在电压输出模式下,连接至 OUT1 以实现闭环放大器输出。在电流输出模式下,保持 FB1 引脚未连接,以尽可能减少泄漏电流。 |
10 | OUT1 | 输出 | DAC 通道 1 的模拟输出电压。 |
11 | OUT0 | 输出 | DAC 通道 0 的模拟输出电压。 |
12 | FB0 | 输入 | 通道 0 的电压反馈引脚。在电压输出模式下,连接至 OUT0 以实现闭环放大器输出。在电流输出模式下,保持 FB0 引脚未连接,以尽可能减少泄漏电流。 |
13 | CAP | 功率 | 用于内部 LDO 的外部旁路电容器。在 CAP 和 AGND 间连接一个电容器(约 1.5μF)。 |
14 | 模拟接地 (AGND) | 接地 | 此器件上用于所有电路的接地参考点。 |
15 | VDD | 功率 | 电源电压。 |
16 | VREF | 功率 | 外部基准输入。在 VREF
和 AGND 间连接一个电容器(约 0.1μF)。 当外部基准未使用时,应使用一个上拉电阻器连接到 VDD。此引脚不得在 VDD 之前斜升。如果使用外部基准,需确保基准在 VDD 之后斜升。 |
— | 散热焊盘 | 接地 | 将散热焊盘连接至 AGND。 |