ZHCSNQ9 September 2023 DAC43901-Q1 , DAC43902-Q1
PRODUCTION DATA
阈值 DAC 和比较器用于 TRIG-IN 输入。阈值 DAC 固定为中标度。要进入某个通道的比较器模式,需向相应 DAC-x-VOUT-CMP-CONFIG 寄存器的 CMP-x-EN 位中写入 1。可使用 CMP-X-OD-EN 位将比较器输出配置为推挽或开漏输出。要启用输出引脚上的比较器输出,需向 CMP-x-OUT-EN 位写入 1。要反转比较器输出,需向 CMP-x-INV-EN 位写入 1。TRIG-IN 引脚具有有限阻抗。默认情况下,TRIG-IN 引脚处于高阻抗模式。要禁用 TRIG-IN 引脚上的高阻抗,需向 CMP-x-HIZ-IN-DIS 位写入 1。表 7-1 展示了不同位设置条件下该引脚上的比较器输出。表 7-2 展示了比较器的满量程模拟输入设置。任何较高的输入电压都会被削波。
CMP-x-EN | CMP-x-OUT-EN | CMP-x-OD-EN | CMP-x-INV-EN | CMP-x-OUT 引脚 |
---|---|---|---|---|
0 | X | X | X | 比较器未启用 |
1 | 0 | X | X | 无输出 |
1 | 1 | 0 | 0 | 推挽式输出 |
1 | 1 | 0 | 1 | 推挽和反相输出 |
1 | 1 | 1 | 0 | 开漏输出 |
1 | 1 | 1 | 1 | 开漏和反相输出 |
基准 (VREF) | 增益 | VFS(高阻态输入模式) | VFS(有限阻抗输入模式) |
---|---|---|---|
电源 | 1 × | VDD / 3 | VDD |
外部 | 1 × | VREF / 3 | VREF |
内部 | 1.5 × | (VREF × GAIN) / 3 | VREF × GAIN |
2 × | (VREF × GAIN) / 3 | VREF × GAIN | |
3 × | (VREF × GAIN) / 6 | (VREF × GAIN) / 2 | |
4 × | (VREF × GAIN) / 6 | (VREF × GAIN) / 2 |