ZHCSNQ9 September 2023 DAC43901-Q1 , DAC43902-Q1
PRODUCTION DATA
引脚 | 类型 | 说明 | ||
---|---|---|---|---|
编号 | 名称 | |||
DAC43901-Q1 | DAC43902-Q1 | |||
1 | TRIG-IN | TRIG-IN | 输入 | 触发输入。此引脚充当渐明淡出或动画应用的触发输入。 |
2-4 | NC | NC | — | 无连接。将该引脚焊接到焊盘上。 |
5 | SDO/NC | SDO/PWM3 | 输出 | SDO:编程模式下 SPI 的串行数据输出(VREF/MODE 引脚为低电平)。配置为 SDO,通过外部上拉电阻器将此引脚连接到 I/O 电压。NC:在独立模式下无连接。将该引脚焊接到焊盘上。PWM3:独立模式下的 PWM 输出通道 3(VREF/MODE 引脚为高电平)。此引脚必须使用外部上拉电阻器连接到 I/O 电压。 |
6 | SCL/SYNC/NC | SCL/SYNC/PWM2 | 输出 | SCL:编程模式下的 I2 串行接口时钟或 SPI 芯片选择输入(VREF/MODE 引脚为低电平)。此引脚必须使用外部上拉电阻器连接到 I/O 电压。SYNC:编程模式下的同步引脚。NC:在独立模式下无连接。将该引脚焊接到焊盘上。PWM2:独立模式下的 PWM 输出通道 2(VREF/MODE 引脚为高电平)。此引脚必须使用外部上拉电阻器连接到 I/O 电压。 |
7 | A0/SDI/PWM1 | A0/SDI/PWM1 | 输入 | A0:编程模式下 I2C 的地址配置输入或 SPI 的串行数据输入(VREF/MODE 引脚为低电平)。设置 A0 时,需将此引脚连接到 VDD、AGND、SDA 或 SCL 以进行地址配置。SDI:编程模式下 SPI 的串行数据输入。用作 SDI 时,请勿上拉或下拉此引脚。PWM1:独立模式下的 PWM 输出通道 1(VREF/MODE 引脚为高电平)。使用外部上拉电阻器将此引脚连接到 I/O 电压。 |
8 | SDA/SCLK/PWM0 | SDA/SCLK/PWM0 | 输入/输出 | SDA:编程模式下的双向 I2C 串行数据总线(VREF/MODE 引脚为低电平)。SCLK:编程模式下的 SPI 时钟输入。PWM0:独立模式下的 PWM 输出通道 0(VREF/MODE 引脚为高电平)。使用外部上拉电阻器将此引脚连接到 I/O 电压。 |
9-10 | NC | NC | — | 无连接。将该引脚焊接到焊盘上。 |
11 | NC | TRIG-OUT | 输出 | NC:无连接。将该引脚焊接到焊盘上。TRIG-OUT:触发输出。将该引脚连接至引脚 12。 |
12 | NC | TRIG-OUT | 输入/输出 | NC:无连接。将该引脚焊接到焊盘上。TRIG-OUT:触发输出。将该引脚连接至引脚 11。 |
13 | CAP | CAP | 电源 | 用于内部 LDO 的外部旁路电容器。在 CAP 和 AGND 间连接一个电容器(约 1.5μF)。 |
14 | 模拟接地 (AGND) | 模拟接地 (AGND) | 接地 | 此器件上用于所有电路的接地参考点。 |
15 | VDD | VDD | 电源 | 电源电压:1.8V 至 5.5V。 |
16 | VREF/MODE | VREF/MODE | 输入 | 外部基准或接口模式选择输入。 在 VREF/MODE 和 AGND 之间连接一个电容(约 0.1μF)。当外部基准未使用时,应使用一个上拉电阻器连接到 VDD。如果使用外部基准或处于接口选择模式时,需确保基准电压在 VDD 之后斜升。在接口选择模式下: 将此引脚拉至低电平可启用 I2C 或 SPI 通信。 将此引脚拉至高电平可启用独立模式。 |
散热焊盘 | 散热焊盘 | 散热焊盘 | 接地 | 将散热焊盘连接至 AGND。 |