ZHCSTF8 November 2023 DAC530A2W , DAC532A3W
PRODUCTION DATA
15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
WIN-LATCH-EN | DEV-LOCK | EE-READ-ADDR | EN-INT-REF | DAC-PDN-1 | RESERVED | DAC-PDN-0 | RESERVED | DAC-PDN-2 | RESERVED | ||||||
R/W-0h | R/W-0h | R/W-0h | R/W-0h | R/W-3h | R/W-1h | R/W-3h | R/W-Fh | R/W-3h | R/W-1h |
位 | 字段 | 类型 | 复位 | 说明 |
---|---|---|---|---|
15 | WIN-LATCH-EN | R/W | 0h | 0:非锁存窗口比较器输出。 1:锁存窗口比较器输出。 |
14 | DEV-LOCK | R/W | 0h | 0:器件未锁定 1:器件锁定,器件会锁定所有寄存器。要将此位重设为 0(解锁器件),需先将解锁代码写入 COMMON-TRIGGER 寄存器的 DEV-UNLOCK 字段,然后向 DEV-LOCK 位写入 0。 |
13 | EE-READ-ADDR | R/W | 0h | 0:故障转储读取使能位于地址 0x00 处。 1:故障转储读取使能位于地址 0x01 处。 |
12 | EN-INT-REF | R/W | 0h | 0:禁用内部基准。 1:启用内部基准。在使用内部基准增益设置之前,必须设置此位。 |
11-10 | DAC-PDN-1 | R/W | 3h | 00:为 DAC 通道 1 上电。 01:通过 10kΩ 连接至 AGND,将 DAC 通道 1 断电。 10:通过 100kΩ 连接至 AGND,将 DAC 通道 1 断电。 11:通过高阻态连接至 AGND,将 DAC 通道 1 断电。 |
9 | 保留 | R/W | 1h | 始终写入 1h。 |
8-7 | DAC-PDN-0 | R/W | 3h | 00:为 DAC 通道 0 上电。 01:通过 10kΩ 连接至 AGND,将 DAC 通道 0 断电。 10:通过 100kΩ 连接至 AGND,将 DAC 通道 0 断电。 11:通过高阻态连接至 AGND,将 DAC 通道 0 断电。 |
6-3 | RESERVED | R/W | Fh | 始终写入 Fh。 |
2-1 | DAC-PDN-2 | R/W | 3h | 00:为 DAC 通道 2 上电。 其他:通过 1.2kΩ 连接至 AGND,将 DAC 通道 2 断电。 |
0 | RESERVED | R/W | 1h | 始终写入 1h。 |