ZHCSTF8 November   2023 DAC530A2W , DAC532A3W

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电气特性:电压输出
    6. 5.6  电气特性:电流输出
    7. 5.7  电气特性:比较器模式
    8. 5.8  电气特性:通用
    9. 5.9  时序要求:I2C 标准模式
    10. 5.10 时序要求:I2C 快速模式
    11. 5.11 时序要求:I2C 超快速模式
    12. 5.12 时序要求:SPI 写入操作
    13. 5.13 时序要求:SPI 读取和菊花链操作 (FSDO = 0)
    14. 5.14 时序要求:SPI 读取和菊花链操作 (FSDO = 1)
    15. 5.15 时序要求:GPIO
    16. 5.16 时序图
    17. 5.17 典型特性:电压输出
    18. 5.18 典型特性:电流输出
    19. 5.19 典型特性:比较器
    20. 5.20 典型特性:通用
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 智能数模转换器 (DAC) 架构
      2. 6.3.2 数字输入/输出
      3. 6.3.3 非易失性存储器 (NVM)
    4. 6.4 器件功能模式
      1. 6.4.1 电压输出模式
        1. 6.4.1.1 电压基准和 DAC 传递函数
          1. 6.4.1.1.1 内部基准
          2. 6.4.1.1.2 电源作为基准
      2. 6.4.2 电流输出模式
      3. 6.4.3 比较器模式
        1. 6.4.3.1 可编程迟滞比较器
        2. 6.4.3.2 可编程窗口比较器
      4. 6.4.4 故障转储模式
      5. 6.4.5 应用特定模式
        1. 6.4.5.1 电压裕量和调节
          1. 6.4.5.1.1 高阻抗输出和 PROTECT 输入
          2. 6.4.5.1.2 可编程压摆率控制
        2. 6.4.5.2 函数生成
          1. 6.4.5.2.1 三角波形生成
          2. 6.4.5.2.2 锯齿波形生成
          3. 6.4.5.2.3 正弦波形生成
      6. 6.4.6 器件复位和故障管理
        1. 6.4.6.1 上电复位 (POR)
        2. 6.4.6.2 外部复位
        3. 6.4.6.3 寄存器映射锁定
        4. 6.4.6.4 NVM 循环冗余校验 (CRC)
          1. 6.4.6.4.1 NVM-CRC-FAIL-USER 位
          2. 6.4.6.4.2 NVM-CRC-FAIL-INT 位
      7. 6.4.7 通用输入/输出 (GPIO) 模式
    5. 6.5 编程
      1. 6.5.1 SPI 编程模式
      2. 6.5.2 I2C 编程模式
        1. 6.5.2.1 F/S 模式协议
        2. 6.5.2.2 I2C 更新序列
          1. 6.5.2.2.1 地址字节
          2. 6.5.2.2.2 命令字节
        3. 6.5.2.3 I2C 读取序列
  8. 寄存器映射
    1. 7.1  NOP 寄存器(地址 = 00h)[复位 = 0000h]
    2. 7.2  DAC-0-MARGIN-HIGH 寄存器(地址 = 0Dh)[复位 = 0000h]
    3. 7.3  DAC-1-MARGIN-HIGH 寄存器(地址 = 13h)[复位 = 0000h]
    4. 7.4  DAC-2-MARGIN-HIGH 寄存器(地址 = 01h)[复位 = 0000h]
    5. 7.5  DAC-0-MARGIN-LOW 寄存器(地址 = 0Eh)[复位 = 0000h]
    6. 7.6  DAC-1-MARGIN-LOW 寄存器(地址 = 14h)[复位 = 0000h]
    7. 7.7  DAC-2-MARGIN-LOW 寄存器(地址 = 02h)[复位 = 0000h]
    8. 7.8  DAC-0-GAIN-CONFIG 寄存器(地址 = 0Fh)[复位 = 0000h]
    9. 7.9  DAC-1-GAIN-CMP-CONFIG 寄存器(地址 = 15h)[复位 = 0000h]
    10. 7.10 DAC-2-GAIN-CONFIG 寄存器(地址 = 03h)[复位 = 0000h]
    11. 7.11 DAC-1-CMP-MODE-CONFIG 寄存器(地址 = 17h)[复位 = 0000h]
    12. 7.12 DAC-0-FUNC-CONFIG 寄存器(地址 = 12h)[复位 = 0000h]
    13. 7.13 DAC-1-FUNC-CONFIG 寄存器(地址 = 18h)[复位 = 0000h]
    14. 7.14 DAC-2-FUNC-CONFIG 寄存器(地址 = 06h)[复位 = 0000h]
    15. 7.15 DAC-0-DATA 寄存器(地址 = 1Bh)[复位 = 0000h]
    16. 7.16 DAC-1-DATA 寄存器(地址 = 1Ch)[复位 = 0000h]
    17. 7.17 DAC-2-DATA 寄存器(地址 = 19h)[复位 = 0000h]
    18. 7.18 COMMON-CONFIG 寄存器(地址 = 1Fh)[复位 = 0FFFh]
    19. 7.19 COMMON-TRIGGER 寄存器(地址 = 20h)[复位 = 0000h]
    20. 7.20 COMMON-DAC-TRIG 寄存器(地址 = 21h)[复位 = 0000h]
    21. 7.21 GENERAL-STATUS 寄存器(地址 = 22h)[复位 = 20h、DEVICE-ID、VERSION-ID]
    22. 7.22 CMP-STATUS 寄存器(地址 = 23h)[复位 = 000Ch]
    23. 7.23 GPIO-CONFIG 寄存器(地址 = 24h)[复位 = 0000h]
    24. 7.24 DEVICE-MODE-CONFIG 寄存器(地址 = 25h)[复位 = 0000h]
    25. 7.25 INTERFACE-CONFIG 寄存器(地址 = 26h)[复位 = 0000h]
    26. 7.26 SRAM-CONFIG 寄存器(地址 = 2Bh)[复位 = 0000h]
    27. 7.27 SRAM-DATA 寄存器(地址 = 2Ch)[复位 = 0000h]
    28. 7.28 BRDCAST-DATA 寄存器(地址 = 50h)[复位 = 0000h]
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

电气特性:电流输出

所有最小和最大规格的条件为 TA = –40°C 至 +125°C,所有典型规格的条件为 TA = 25°C,3V ≤ VDD ≤ 4.5V,且数字输入处于 VDD 或 AGND(除非另有说明)
参数 测试条件 最小值 典型值 最大值 单位
静态性能
分辨率 10
INL 积分非线性 在最小输出电压余量下 –1.25 1.25 LSB
DNL 微分非线性 -1 1 LSB
偏移误差 6 mA
增益误差 16.6 %FSR
输出
输出范围(1) IOUT-GAIN = 000b 300 mA
IOUT-GAIN = 001b 220
输出电压净空(2) 300mA 时的拉电流 770 1500 mV
100mA 时的拉电流 300 1500
输出端关断漏电流 DAC 通道被禁用,内部下拉电阻器上的电压 3 mV
电源抑制比(直流) DAC 位于中标度,VDD 从 3.5V 更改为 4.5V 0.5 LSB/V
动态性能
tsett 输出电流稳定时间 1/4 至 3/4 标度和 3/4 至 1/4 标度趋稳至 1LSB,VDD = 3V,二极管负载 60 µs
1/8 至 3/8 标度和 3/8 至 1/8 标度趋稳至 1LSB,VDD = 4V,电感负载,CL = 470nF 260
过冲 DAC 代码从 1/4 标度更改为 3/4 标度,二极管负载 0.7 %
DAC 断电,满量程电流编程为 MARGIN-HIGH、压摆率设置为 32LSB 和 4µs 阶跃,DAC 上电,然后立即命令裕度启动,二极管负载 1
DAC 断电,中量程电流编程为 MARGIN-HIGH、压摆率设置为 32LSB 和 4µs 阶跃,DAC 上电,然后立即命令裕度启动,电感负载 1
DAC 处于零标度,满量程电流编程为 MARGIN-HIGH,压摆率设置为 32LSB 和 4µs 阶跃,然后命令裕度启动,二极管负载 1
DAC 处于零标度,中量程电流编程为 MARGIN-HIGH,压摆率设置为 32LSB 和
4µs 阶跃,然后命令裕度启动,电感负载,CL = 470nF
1
DAC 处于满量程,零标度电流编程为 MARGIN-LOW,压摆率设置为 32LSB 和 4µs 阶跃,然后命令裕度启动,二极管负载 -1
DAC 处于中标度,零标度电流编程为 MARGIN-LOW,压摆率设置为 32LSB 和
4µs 阶跃,然后命令裕度启动,电感负载,CL = 470nF
-1
Vn 输出噪声电流
(峰峰值)
0.1Hz 至 10Hz,DAC 处于 1/4 标度,
电感负载,CL = 470nF
50 µAPP
输出噪声密度 f = 1kHz,DAC 为 1/4 标度,
电感负载,CL = 470nF
159 nA/√Hz
电源抑制比(交流) 200mV 50Hz 或 60Hz 正弦波叠加在电源电压上,DAC 处于 1/4 标度,电感负载,CL = 470nF 1.7 LSB/V
电源
IDD 流入 VDD 的电流(3) 正常运行,DAC 处于中标度 172 µA
在最小电流范围内使用器件,以符合电气规格。
这些器件不具有自动热关断功能。外部电路必须将结温保持在指定限值内。
流入 VDD 的电流不考虑 IOUT 引脚上拉取或灌入的负载电流。