ZHCSTF8 November 2023 DAC530A2W , DAC532A3W
PRODUCTION DATA
最小值 | 标称值 | 最大值 | 单位 | ||
---|---|---|---|---|---|
fSCL | 串行时钟频率 | 2.5 | MHz | ||
tSCLKHIGH | SCLK 高电平时间 | 175 | ns | ||
tSCLLOW | SCLK 低电平时间 | 175 | ns | ||
tSDIS | SDI 建立时间 | 8 | ns | ||
tSDIH | SDI 保持时间 | 8 | ns | ||
tCSS | SYNC 到 SCLK 下降沿建立时间 | 300 | ns | ||
tCSH | SCLK 下降边沿到 SYNC 上升边沿 | 300 | ns | ||
tCSHIGH | SYNC 高电平时间 | 1 | µs | ||
tSDODLY | SCLK 上升沿到 SDO 下降沿,IOL ≤ 5mA,CL = 20pF。 | 300 | ns |