ZHCSS20 april 2023 DAC53204-Q1 , DAC63204-Q1
PRODUCTION DATA
DACx3204‑Q1 是四通道缓冲、强制检测输出、电压输出和电流输出智能 DAC,包含一个 NVM 和内部基准,并采用微型 3mm × 3mm 封装。在电压输出模式下,将每个通道的 OUTx 和 FBx 引脚短接。在电流输出模式下,将 FBx 引脚保持未连接状态。FBx 引脚在比较器模式下用作输入。在瞬态或稳态条件下,外部基准不得超过 VDD。为了获得出色的高阻态输出性能,需使用上拉电阻器将 VREF 引脚连接至 VDD。如果 VDD 在关断状态下保持悬空,需在 AGND 上放置 100kΩ 电阻器,以便正确检测 VDD 关断状态。所有数字输出均为开漏输出;应在这些引脚上使用外部上拉电阻器。在上电时能检测到接口协议,并且只要 VDD 打开,器件就会锁定到协议。在 I2C 模式下,分配系统中的 I2C 地址时,还应考虑广播地址。可以启用 I2C 超时以确保稳健性。SPI 模式默认为 3 线模式。在 NVM 中将 GPIO 引脚配置为 SDO 可以实现 SPI 回读功能。回读模式下的 SPI 时钟速度比写入模式下的速度慢。默认情况下,断电模式会将 DAC 输出设置为高阻态。需针对不同的断电设置适当地更改配置。DAC 通道还可以通过 NVM 中编程的 DAC 代码上电。