ZHCSWL8 June   2024 DAC80516

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电气特性
    6. 5.6  时序要求 - I2C 标准模式
    7. 5.7  时序要求 - I2C 快速模式
    8. 5.8  时序要求 - I2C 快速+ 模式
    9. 5.9  时序要求 - SPI
    10. 5.10 开关特性
    11. 5.11 时序图
    12. 5.12 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 数模转换器 (DAC) 架构
        1. 6.3.1.1 DAC 寄存器结构
          1. 6.3.1.1.1 DAC 同步运行
          2. 6.3.1.1.2 DAC 缓冲器放大器
          3. 6.3.1.1.3 DAC 传递函数
      2. 6.3.2 内部基准
      3. 6.3.3 上电复位 (POR)
    4. 6.4 器件功能模式
      1. 6.4.1 清除模式
    5. 6.5 编程
      1. 6.5.1 I2C 串行接口
        1. 6.5.1.1 I2C 总线概述
        2. 6.5.1.2 I2C 总线定义
        3. 6.5.1.3 I2C 目标地址选择
        4. 6.5.1.4 I2C 读取和写入操作
        5. 6.5.1.5 I2C 通用调用复位
      2. 6.5.2 串行外设接口 (SPI)
        1. 6.5.2.1 SPI 总线概述
  8. 寄存器映射
    1. 7.1 DAC80516 寄存器
  9. 应用和实施
    1. 8.1 应用信息
      1. 8.1.1 双极电压输出
    2. 8.2 典型应用
      1. 8.2.1 可编程高电流电压输出电路
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
        3. 8.2.1.3 应用曲线
    3. 8.3 初始化设置
    4. 8.4 电源相关建议
    5. 8.5 布局
      1. 8.5.1 布局指南
      2. 8.5.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息
    1. 11.1 卷带包装信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • RUY|28
散热焊盘机械数据 (封装 | 引脚)
订购信息

引脚配置和功能

图 4-1 RUY 封装,28 引脚 WQFN(顶视图)
表 4-1 引脚功能
引脚 类型 说明
编号 名称
1 OUT0 输出 DAC 输出通道 0
2 AVDD 电源 模拟电源
3 SCL/CS 输入 I2C:时钟输入。SPI:低电平有效串行数据使能。此输入是串行数据的帧同步信号。当信号变为低电平时,该引脚启用串行接口输入移位寄存器。
4 SDA/SCLK 输入/输出 I2C:双向数据线路SPI:时钟输入
5 A0/SDI 输入 I2C:目标地址选择器SPI:数据输入。数据在 SCLK 引脚每个下降沿移入到输入移位寄存器中。
6 FLEXIO 输入/输出 FLEXIO 引脚,包括 GPIO 和 CLEAR 引脚功能
7 OUT8 输出 DAC 输出通道 8
8 OUT9 输出 DAC 输出通道 9
9 OUT10 输出 DAC 输出通道 10
10 OUT11 输出 DAC 输出通道 11
11 OUT12 输出 DAC 输出通道 12
12 OUT13 输出 DAC 输出通道 13
13 OUT14 输出 DAC 输出通道 14
14 OUT15 输出 DAC 输出通道 15
15 GND 电源 此器件上用于所有电路的接地参考点
16 GND 电源 此器件上用于所有电路的接地参考点
17 LDAC 输入 低电平有效 DAC 同步信号。LDAC 引脚上从高电平到低电平的转换会同时更新配置为同步模式的所有输出
18 VIO 电源 IO 电源电压。该引脚用于设置器件的 I/O 工作电压。
19 A1/SDO 输入/输出 I2C:目标地址选择器。SPI:数据输出。根据 FSDO 位的指定值,数据在 SCLK 引脚的上升沿或下降沿从输入移位寄存器中移出。
20 RESET 输入 低电平有效复位输入,该引脚上的逻辑低电平会使器件启动复位事件
21 REF 输入/输出 DAC 电压基准输入/输出。默认情况下,该引脚用作输入引脚 REFIN(禁用内部基准)。如果启用了内部基准,该引脚用作输出引脚 REFOUT。
22 OUT7 输出 DAC 输出通道 7
23 OUT6 输出 DAC 输出通道 6
24 OUT5 输出 DAC 输出通道 5
25 OUT4 输出 DAC 输出通道 4
26 OUT3 输出 DAC 输出通道 3
27 OUT2 输出 DAC 输出通道 2
28 OUT1 输出 DAC 输出通道 1