ZHCSWL8 June 2024 DAC80516
ADVANCE INFORMATION
引脚 | 类型 | 说明 | |
---|---|---|---|
编号 | 名称 | ||
1 | OUT0 | 输出 | DAC 输出通道 0 |
2 | AVDD | 电源 | 模拟电源 |
3 | SCL/CS | 输入 | I2C:时钟输入。SPI:低电平有效串行数据使能。此输入是串行数据的帧同步信号。当信号变为低电平时,该引脚启用串行接口输入移位寄存器。 |
4 | SDA/SCLK | 输入/输出 | I2C:双向数据线路SPI:时钟输入 |
5 | A0/SDI | 输入 | I2C:目标地址选择器SPI:数据输入。数据在 SCLK 引脚每个下降沿移入到输入移位寄存器中。 |
6 | FLEXIO | 输入/输出 | FLEXIO 引脚,包括 GPIO 和 CLEAR 引脚功能 |
7 | OUT8 | 输出 | DAC 输出通道 8 |
8 | OUT9 | 输出 | DAC 输出通道 9 |
9 | OUT10 | 输出 | DAC 输出通道 10 |
10 | OUT11 | 输出 | DAC 输出通道 11 |
11 | OUT12 | 输出 | DAC 输出通道 12 |
12 | OUT13 | 输出 | DAC 输出通道 13 |
13 | OUT14 | 输出 | DAC 输出通道 14 |
14 | OUT15 | 输出 | DAC 输出通道 15 |
15 | GND | 电源 | 此器件上用于所有电路的接地参考点 |
16 | GND | 电源 | 此器件上用于所有电路的接地参考点 |
17 | LDAC | 输入 | 低电平有效 DAC 同步信号。LDAC 引脚上从高电平到低电平的转换会同时更新配置为同步模式的所有输出 |
18 | VIO | 电源 | IO 电源电压。该引脚用于设置器件的 I/O 工作电压。 |
19 | A1/SDO | 输入/输出 | I2C:目标地址选择器。SPI:数据输出。根据 FSDO 位的指定值,数据在 SCLK 引脚的上升沿或下降沿从输入移位寄存器中移出。 |
20 | RESET | 输入 | 低电平有效复位输入,该引脚上的逻辑低电平会使器件启动复位事件 |
21 | REF | 输入/输出 | DAC 电压基准输入/输出。默认情况下,该引脚用作输入引脚 REFIN(禁用内部基准)。如果启用了内部基准,该引脚用作输出引脚 REFOUT。 |
22 | OUT7 | 输出 | DAC 输出通道 7 |
23 | OUT6 | 输出 | DAC 输出通道 6 |
24 | OUT5 | 输出 | DAC 输出通道 5 |
25 | OUT4 | 输出 | DAC 输出通道 4 |
26 | OUT3 | 输出 | DAC 输出通道 3 |
27 | OUT2 | 输出 | DAC 输出通道 2 |
28 | OUT1 | 输出 | DAC 输出通道 1 |