ZHCSX43 September   2024 DDS39RF10 , DDS39RFS10

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
  6. 引脚配置和功能
  7. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  建议运行条件
    4. 6.4  热性能信息
    5. 6.5  电气特性 - 直流规格
    6. 6.6  电气特性 - 交流规格
    7. 6.7  电气特性 - 功耗
    8. 6.8  时序要求
    9. 6.9  开关特性
    10. 6.10 SPI 和 FRI 时序图
    11. 6.11 典型特性:单音光谱
    12. 6.12 典型特性:双音光谱
    13. 6.13 典型特性:功率耗散和电源电流
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 DAC 输出模式
        1. 7.3.1.1 NRZ 模式
        2. 7.3.1.2 RTZ 模式
        3. 7.3.1.3 射频模式
        4. 7.3.1.4 DES 模式
      2. 7.3.2 DAC 内核
        1. 7.3.2.1 DAC 输出结构
        2. 7.3.2.2 调整满量程电流
      3. 7.3.3 DEM 和抖动
      4. 7.3.4 偏移量调整
      5. 7.3.5 时钟子系统
        1. 7.3.5.1 SYSREF 频率要求
        2. 7.3.5.2 SYSREF 位置检测器和采样位置选择(SYSREF 窗口)
      6. 7.3.6 数字信号处理块
        1. 7.3.6.1 数字上变频器 (DUC)
          1. 7.3.6.1.1 内插滤波器
          2. 7.3.6.1.2 数控振荡器 (NCO)
            1. 7.3.6.1.2.1 相位连续 NCO 更新模式
            2. 7.3.6.1.2.2 相位同调 NCO 更新模式
            3. 7.3.6.1.2.3 相位同步 NCO 更新模式
            4. 7.3.6.1.2.4 NCO 同步
              1. 7.3.6.1.2.4.1 JESD204C LSB 同步
            5. 7.3.6.1.2.5 NCO 模式编程
          3. 7.3.6.1.3 混频器扩展
        2. 7.3.6.2 通道接合器
        3. 7.3.6.3 DES 内插器
      7. 7.3.7 JESD204C 接口
        1. 7.3.7.1  偏离 JESD204C 标准
        2. 7.3.7.2  传输层
        3. 7.3.7.3  扰频器和解码器
        4. 7.3.7.4  链路层
        5. 7.3.7.5  物理层
        6. 7.3.7.6  串行器/解串器 PLL 控制
        7. 7.3.7.7  串行器/解串器纵横制
        8. 7.3.7.8  多器件同步和确定性延迟
          1. 7.3.7.8.1 对 RBD 进行编程
        9. 7.3.7.9  在子类 0 系统中运行
        10. 7.3.7.10 链路复位
      8. 7.3.8 生成警报
    4. 7.4 器件功能模式
      1. 7.4.1 DUC 和 DDS 模式
      2. 7.4.2 JESD204C 接口模式
        1. 7.4.2.1 JESD204C 接口模式
        2. 7.4.2.2 JESD204C 格式图
          1. 7.4.2.2.1 16 位格式
      3. 7.4.3 NCO 同步延迟
      4. 7.4.4 数据路径延迟
    5. 7.5 编程
      1. 7.5.1 使用标准 SPI 接口
        1. 7.5.1.1 SCS
        2. 7.5.1.2 SCLK
        3. 7.5.1.3 SDI
        4. 7.5.1.4 SDO
        5. 7.5.1.5 串行接口协议
        6. 7.5.1.6 流模式
      2. 7.5.2 使用快速重新配置接口
      3. 7.5.3 SPI 寄存器映射
  9. 应用和实施
    1. 8.1 应用信息
      1. 8.1.1 DUC/旁路模式的启动过程
      2. 8.1.2 DDS 模式的启动过程
      3. 8.1.3 了解双边采样模式
      4. 8.1.4 眼图扫描流程
      5. 8.1.5 前标/后标分析流程
      6. 8.1.6 睡眠和禁用模式
    2. 8.2 典型应用
      1. 8.2.1 S 频带雷达发送器
      2. 8.2.2 设计要求
      3. 8.2.3 详细设计过程
      4. 8.2.4 时钟子系统详细设计过程
        1. 8.2.4.1 示例 1:SWAP-C 优化
        2. 8.2.4.2 示例 2:通过外部 VCO 改善相位噪声 LMX2820
        3. 8.2.4.3 示例 3:分立式模拟 PLL,可实现出色的 DAC 性能
        4. 8.2.4.4 10GHz 时钟生成
      5. 8.2.5 应用曲线
    3. 8.3 电源相关建议
      1. 8.3.1 上电和断电时序
    4. 8.4 布局
      1. 8.4.1 布局指南和示例
  10. 器件和文档支持
    1. 9.1 接收文档更新通知
    2. 9.2 支持资源
    3. 9.3 商标
    4. 9.4 静电放电警告
    5. 9.5 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

数字信号处理块

数字信号处理块如图 7-13 所示。该器件包含四个数字上变频器 (DUC) 块,支持四个复数 (IQ) 输入流,这些输入流可以在不同的射频频率下进行组合。可以灵活地分配这四个 DUC 和将其相加,用于通道接合器中的任一 DAC 输出。最后一个信号处理块是一个额外的 2 倍内插滤波器,用于 DES2XL/H 模式。

表 7-5表 7-6 分别列出了单通道和双通道输出的可用模式。

DDS39RF10 DDS39RFS10 具有实数输出的 DUC 块图 7-13 具有实数输出的 DUC 块
表 7-5 具有单输出信号的 DSP 模式
输入流LT

(内插)

NCO_ENDUC_FORMATDAC_SRC0MXMODE0/1说明
110实数0x1NRZ、RTZ、RF、DES2x单通道模式(无上变频)。
2、4、6 或 82-256x1实数0x1、0x3、0x7、0xFNRZ、RTZ、RF、DES2x具有单个实数输出 DAC_SRC0 设置的 1-4 个 DUC 通道分别用于 1、2、3 或 4 个 DUC 通道。
这些模式只会产生一个输出信号,因此只需要一个 DAC。该表显示了使用 DACA 的编程(MXMODE1 应设置为禁用)。用户可以通过对 DAC_SRC1MXMODE1 进行编程(并将 MXMODE0 设置为禁用)来选择使用 DACB。用户还可以对 DAC_SRC1=DAC_SRC0MXMODE1=MXMODE0 进行编程,然后将 DAC 输出连接在一起以获得更大的输出功率。
表 7-6 具有双路输出信号的 DSP 模式
输入流LT

(内插)

NCO_ENDUC_FORMATDAC_SRC0DAC_SRC1MXMODE0/1说明
210不适用0x10x2NRZ、RTZ、RF、DES2x双通道模式(无上变频)
2、4、6 或 82-256x1实数设置的任何位设置的任何位NRZ、RTZ、RF、DES2x具有两个实数输出的 1-4 个 DUC 通道
22-256x1 或 0复数0x10x4NRZ、RTZ、RF、DES2x

1 个具有复数输出的 DUC 通道:

DACA 输出实数样本

DACB 输出虚数样本

42-256x1 或 0复数0x30xCNRZ、RTZ、RF、DES2x2 个具有复数输出的 DUC 通道
这些模式会产生两个输出信号(并使用两个 DAC)。用户可以选择交换编程到 DAC_SRC0DAC_SRC1 中的值来交换输出信号。通常情况下,MXMODE0MXMODE1 设置为同一设置,但这不是必需的。