ZHCSX44 September 2024 DDS39RF12 , DDS39RFS12
PRODUCTION DATA
DDS39RF12 和 'RFS12 在多普勒雷达、量子计算和无线测试等应用中的主要优势之一是能够直接合成极低相位噪声信号,一直到 X 频段 (12GHz)。为了充分利用 DAC 的超低附加相位噪声,需要一个高性能的时钟。
在大多数系统中,尺寸、重量、面积、功率和成本 (SWAP-C) 的影响同样重要。这意味着每个系统架构师必须根据系统要求在性能与整体系统 SWAP-C 之间进行权衡。在本节中,我们介绍了三个基于 SWAP-C 与性能权衡的时钟示例。
图 8-6 展示了由集成 PLL+VCO、具有外部高性能 VCO 的集成 PLL 和完全分立式高性能模拟 PLL 生成的 8GHz 采样时钟的相位噪声图。所有示例均假设基准时钟作为合成器的输入提供,其涵盖范围很广,从低成本表面贴装晶体振荡器一直到非常昂贵的参考子系统,不一而足。还提供了 8GHz 时的 DDS39RF12 和 'RFS12 附加相位噪声进行比较,即使对于模拟 PLL,在低于 5MHz 的偏移频率下,时钟相位噪声也会降低 DDS39RF12 和 'RFS12 输出相位噪声。