ZHCSX44 September 2024 DDS39RF12 , DDS39RFS12
PRODUCTION DATA
在发送器(逻辑器件)中,传输层从应用层获取样本,并将样本映射到帧内的八位位组。然后,将帧映射到可用的串行器/解串器通道。在接收器 (DAC) 中,传输层执行反向操作,以便从串行化数据中提取样本。八位位组到帧和帧到通道的映射由传输层设置(例如 L、M、F、S、N 和 N')定义。八位位组为 8 位(在 8b/10b 或 64b/66b 编码之前),帧由 F 八位位组组成,帧映射到 L 通道。样本为 N 位,但通过链路以 N' 位的形式发送。样本来自 M 转换器,每个转换器每帧周期有 S 个样本。
在 JESD204C 接口模式中定义的器件中有许多预定义的传输层模式。JESD204C 块的各种配置参数在 JESD204C 接口参数定义中定义。
链路层会进一步将帧映射到多帧。