ZHCSVQ6 April   2024 DLPC7530

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电源电气特性
    6. 5.6  引脚电气特性
    7. 5.7  DMD HSSI 电气特性
    8. 5.8  DMD 低速 LVDS 电气特性
    9. 5.9  V-by-One 接口电气特性
    10. 5.10 FPD-Link LVDS 电气特性
    11. 5.11 USB 电气特性
    12. 5.12 系统振荡器时序要求
    13. 5.13 电源和复位时序要求
    14. 5.14 DMD HSSI 时序要求
    15. 5.15 DMD 低速 LVDS 时序要求
    16. 5.16 V-by-One 接口一般时序要求
    17. 5.17 FPD-Link 接口一般时序要求
    18. 5.18 并行接口一般时序要求
    19. 5.19 源帧时序要求
    20. 5.20 同步串行端口接口时序要求
    21. 5.21 控制器和目标 I2C 接口时序要求
    22. 5.22 可编程输出时钟时序要求
    23. 5.23 JTAG 边界扫描接口时序要求(仅限调试)
    24. 5.24 JTAG ARM 多 ICE 接口时序要求(仅限调试)
    25. 5.25 多跟踪 ETM 接口时序要求
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 输入源
      2. 6.3.2 处理延迟
      3. 6.3.3 并行接口
      4. 6.3.4 FPD-Link 接口
      5. 6.3.5 V-by-One 接口
      6. 6.3.6 DMD (HSSI) 接口
      7. 6.3.7 程序存储器闪存接口
      8. 6.3.8 GPIO 支持的功能
      9. 6.3.9 调试支持
    4. 6.4 器件工作模式
      1. 6.4.1 待机模式
      2. 6.4.2 工作模式
        1. 6.4.2.1 正常配置
        2. 6.4.2.2 低延时配置
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 设计要求
      2. 7.2.2 详细设计过程
  9. 电源相关建议
    1. 8.1 电源管理
    2. 8.2 热插拔用法
    3. 8.3 未使用的输入源接口的电源
    4. 8.4 电源
      1. 8.4.1 1.15V 电源
      2. 8.4.2 1.21V 电源
      3. 8.4.3 1.8V 电源
      4. 8.4.4 3.3V 电源
  10. 布局
    1. 9.1 布局指南
      1. 9.1.1  通用布局准则
      2. 9.1.2  电源布局指南
      3. 9.1.3  内部控制器 PLL 电源布局指南
      4. 9.1.4  DLPC7530 基准时钟布局指南
        1. 9.1.4.1 建议的晶体振荡器配置
      5. 9.1.5  V-by-One 接口布局注意事项
      6. 9.1.6  FPD-Link 接口布局注意事项
      7. 9.1.7  USB 接口布局注意事项
      8. 9.1.8  DMD 接口布局注意事项
      9. 9.1.9  未使用 CMOS 类型引脚的一般处理指南
      10. 9.1.10 最大引脚对引脚 PCB 互连蚀刻长度
    2. 9.2 散热注意事项
  11. 10器件和文档支持
    1. 10.1 器件支持
      1. 10.1.1 第三方米6体育平台手机版_好二三四免责声明
      2. 10.1.2 器件命名规则
        1. 10.1.2.1 器件标识
        2. 10.1.2.2 封装数据
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
      1. 10.6.1 视频时序参数定义
  12. 11修订历史记录
  13. 12机械、封装和可订购信息
    1.     92

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

电源和复位时序要求

参数 最小值 最大值 单位
tRAMP-UP 电源斜升时间(1)图 5-5 每个 电源斜升时间的
电源斜坡:TOV × 10% 至 TOV × 90%
TOV = 典型工作电压
0.01 10 ms
tRAMP-UP-TOTAL 总电源斜升时间(1) 1.15V、1.8V、1.21V 和 3.3V 电源必须完成其斜升(从 1.15V 斜升开始)的总时间。
斜升时间:TOV × 10% 至 TOV × 90%
TOV = 典型工作电压
100 ms
tRAMP-DOWN 电源斜降时间(1)图 5-5图 5-6 每个 电源斜降时间的
电源斜坡:TOV × 90% 至 TOV × 10%
TOV = 典型工作电压
0 100 ms
tRAMP-DOWN-TOTAL 总电源斜降时间(1) 1.15V、1.8V、1.21V 和 3.3V 电源必须完成其斜降(从 3.3V 斜升开始)的总时间。
斜降时间:TOV × 90% 至 TOV × 10%
TOV = 典型工作电压
100 ms
tRUSD18 1.8V 电源斜升启动延迟(2)图 5-6 从 1.15V 电源斜坡开始到 1.8V 电源斜坡开始的延迟 请参阅(3) ms
tRUSD33 3.3V 电源斜升启动延迟(2)图 5-6 从 1.15V 电源斜坡开始到 3.3V 电源斜坡开始的延迟 10 50 ms
tRUSD12 1.21V 电源斜升启动延迟, (2)图 5-6 从 1.8V 电源斜坡开始到 1.21V 电源斜坡开始的延迟 请参阅(4) ms
tRDSD18 1.8V 电源斜降启动延迟,(2)图 5-6 从 1.21V 电源斜坡开始到 1.8V 电源斜坡开始的延迟 请参阅(5) ms
tRDSD115 1.15V 电源斜降启动延迟,(2)图 5-6 从 3.3V 电源斜坡开始到 1.15V 电源斜坡开始的延迟 请参阅(8)
tEW 预警时间(图 5-8 在任何电源电压低于控制器规格之前,PWRGOOD 变为低电平无效(作为预警) 500 µs
tPH 电源保持时间(图 5-8 POSENSE 在禁用 PWRGOOD 后保持有效。 500(9) µs
tw1 脉冲持续时间,低电平有效,PWRGOOD(图 5-7 POSENSE 有效时的 PWRGOOD 无效时间
50% 至 50% 基准点(信号)
4 1000(6) µs
tt1 转换时间,PWRGOOD
tt1 = tƒ1 和 tr1
图 5-7
PWRGOOD 的上升和下降时间
20% 至 80% 基准点(信号)
625 µs
tw2 脉冲持续时间,低电平有效,POSENSE (图 5-8 PWRGOOD 无效时的 POSENCE 无效时间
50% 至 50% 基准点(信号)
100 ms
tt2 转换时间,POSENCE
tt1 = tƒ1 和 tr1
图 5-8
POSENCE 的上升和下降时间(7)
20% 至 80% 基准点(信号)
25 µs
tPSD PWRGOOD 启动延迟(图 5-7 在 PWRGOOD 影响 DLPC7530运行之前 POSENSE 上升沿后的时间 51.5 60 ms
tPROJ_ON PROJ_ON 下降时间到 PWRGOOD 的延迟(图 5-8 下降延迟
PROJ_ON 80% 至 PWRGOOD 80% 下降时间开始
10 ms
tREFCLKA REFCLKA 的稳定时间 (图 5-7 POSENSE 之前 REFLCKA 的稳定时间 请参阅(10)
假定所有 1.15V 电源来自同一源,但某些电源可能在进入 DLPC7530 之前具有额外的滤波。因此,这些电源应该一起斜坡(除了由滤波引起的差异)。对于 1.21V、1.8V 和 3.3V 电源,也存在同样的预期。
DLPC7530 具有下面列出的特定电源时序要求,包括此表中指定的时序。
  1. 上电顺序:
    1. 1.15V(内核、模拟)» 1.8V(I/O、SCS)» 1.21V (SCS)
    2. 1.15V(内核、模拟)» 3.3V (I/O
  2. 断电顺序:
    1. 3.3V (I/O) » 1.15V(内核、模拟)
    2. 1.21V (SCS) » 1.8V(I/O、SCS)» 1.15V(内核、模拟)
此延迟要求参数定义为两个事件的间隔时间。第一个事件是 1.15V 电源斜升开始的时间点,第二个事件是 1.15V 电源斜升达到 TOV 的 80%(此时 1.8V 电源可以开始斜升)。由于第二个事件能否发生取决于 1.15V 电源的特定设计,因此设计人员必须确定特定延迟时间。
此延迟要求参数定义为两个事件的间隔时间。第一个事件是 1.8V 电源斜升开始的时间点,第二个事件是 1.8V 电源斜升达到 TOV 的 80%(此时 1.21V 电源可以开始斜升)。由于第二个事件能否发生取决于 1.8V 电源的特定设计,因此设计人员必须确定特定延迟时间。
此延迟要求参数定义为两个事件的间隔时间。第一个事件是 1.21V 电源斜降开始的时间点,第二个事件是 1.21V 电源斜降达到 TOV 的 20%(此时 1.8V 电源可以开始斜降)。由于第二个事件能否发生取决于 1.21V 电源的特定设计,因此设计人员必须确定特定延迟时间。这段延迟时间是为了确定在斜降期间,在 1.2V 电源低于 300mV 前,1.8V 电源的电压电平绝不会降至低于 1.21V 电源的电压电平。
此最大值仅在当 PWRGOOD 处于非活动状态时 1.8V 电源保持开启状态的情况下适用。否则,没有最大限值。
只要此信号上的噪声低于迟滞阈值
此延迟要求参数定义为两个事件的间隔时间。第一个事件是 3.3V 电源斜降开始的时间点,第二个事件是 3.3V 电源斜降和 1.8V 电源斜降达到 TOV 的 10%(此时 1.15V 电源可以开始斜降)。由于第二个事件能否发生取决于 3.3V 和 1.8V 电源的特定设计,因此设计人员必须确定特定延迟时间。
如果 PROJ_ON 用于断电,则不需要电源保持时间 (tPH)。
这个延迟要求参数由 RECLKA 振荡器的设计定义。在释放 POSENSE 之前,必须提供稳定的时钟。

DLPC7530 电源斜坡时间图 5-5 电源斜坡时间
DLPC7530 电源斜坡时序曲线图 5-6 电源斜坡时序曲线
DLPC7530 上电时序图 5-7 上电时序
DLPC7530 断电时序 — 正常图 5-8 断电时序 — 正常
DLPC7530 断电时序 — 故障图 5-9 断电时序 — 故障