ZHCSS92A September   2024  – October 2024 DLPC8445

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
    1.     6
    2. 4.1  初始化、板级测试和调试
    3. 4.2  V-by-One 接口输入数据和控制
    4. 4.3  FPD Link 端口输入数据和控制(DLPC8445 和 DLPC8445V 不支持)
    5. 4.4  DSI 输入数据和时钟(DLPC8445 和 DLPC8445V 不支持)
    6. 4.5  DMD SubLVDS 接口
    7. 4.6  DMD 复位和低速接口
    8. 4.7  闪存接口
    9. 4.8  外设接口
    10. 4.9  GPIO 外设接口
    11. 4.10 时钟和 PLL 支持
    12. 4.11 电源和接地
    13. 4.12 I/O 类型下标定义
    14. 4.13 内部上拉和下拉电阻器特性
  6. 规格
    1. 5.1  绝对最大额定值
    2.     22
    3. 5.2  ESD 等级
    4. 5.3  建议运行条件
    5. 5.4  热性能信息
    6. 5.5  电源电气特性
    7. 5.6  引脚电气特性
    8. 5.7  DMD SubLVDS 接口电气特性
    9.     29
    10. 5.8  DMD 低速接口电气特性
    11.     31
    12. 5.9  V-by-One 接口电气特性
    13. 5.10 USB 电气特性
    14.     34
    15. 5.11 系统振荡器时序要求
    16.     36
    17. 5.12 电源和复位时序要求
    18.     38
    19. 5.13 V-by-One 接口一般时序要求
    20.     40
    21. 5.14 闪存接口时序要求
    22.     42
    23. 5.15 源帧时序要求
    24.     44
    25. 5.16 同步串行端口接口时序要求
    26.     46
    27. 5.17 I2C 接口时序要求
    28. 5.18 可编程输出时钟时序要求
    29. 5.19 JTAG 边界扫描接口时序要求(仅限调试)
    30.     50
    31. 5.20 DMD 低速接口时序要求
    32.     52
    33. 5.21 DMD SubLVDS 接口时序要求
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 输入源
      2. 6.3.2 V-by-One 接口
      3. 6.3.3 DMD (SubLVDS) 接口
      4. 6.3.4 串行闪存接口
      5. 6.3.5 GPIO 支持的功能
        1.       63
        2.       64
      6. 6.3.6 调试支持
  8. 电源相关建议
    1. 7.1 系统上电和断电序列
    2. 7.2 DMD 快速停止控制 (PARKZ)
    3. 7.3 电源管理
    4. 7.4 热插拔用法
    5. 7.5 未使用的输入源接口的电源
    6. 7.6 电源
      1. 7.6.1 DLPA3085 或 DLPA3082 电源
  9. 布局
    1. 8.1 布局指南
      1. 8.1.1 DLPC8445 或 DLPC8445V 基准时钟布局指南
        1. 8.1.1.1 建议的晶体振荡器配置
      2. 8.1.2 V-by-One 接口布局注意事项
      3. 8.1.3 最大引脚对引脚 PCB 互连蚀刻长度
      4. 8.1.4 电源布局指南
    2. 8.2 散热注意事项
  10. 器件和文档支持
    1. 9.1 第三方米6体育平台手机版_好二三四免责声明
    2. 9.2 文档支持
      1. 9.2.1 相关文档
    3. 9.3 接收文档更新通知
    4. 9.4 支持资源
    5. 9.5 器件命名规则
      1. 9.5.1 器件标识
    6. 9.6 商标
    7. 9.7 静电放电警告
    8. 9.8 术语表
      1. 9.8.1 视频时序参数定义
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

系统上电和断电序列

尽管 DLPC8445 和 DLPC8445V 控制器需要一系列电源电压引脚,但没有为避免损坏 DLPC8445 或 DLPC8445V 控制器而对于电源时序的相对顺序加以限制(这对于上电和断电场景都适用)。控制器在上电和断电之间不需要最小延迟时间。对于与 DLPC8445 或 DLPC8445V 控制器共享电源的器件(例如 PMIC 和 DMD),可能存在额外的电源时序规则。这些器件可能会强制施加额外的系统电源时序要求。下面的图显示了典型 DLPC8445 或 DLPC8445V 系统的 DLPA3085 或 DLPA3082 上电序列、正常停止断电序列和快速停止断电序列。

DLPC8445 系统上电波形(采用 DLPA3085 或 DLPA3082)

t1: 向系统施加的电源。所有其他电压轨均来自系统输入电源。
t2: 所有电源均达到其规定标称值的 95%。请注意,HOST_IRQ 是开漏输出。
t3: RESETZ 被置为无效(变为高电平)的点。这标志着自动初始化的开始。
t4: HOST_IRQ 变为高电平,以指示初始化已完成,主机通信可以开始。
(a): 在 RESETZ 释放之前,PARKZ 和 PROJ_ON 应处于高电平以支持自动初始化。
(b): tRAMP-UP-TOTAL,从 0.8V 斜坡开始到所有电源稳定的最大时间。
(c): tREFCLK,在释放 RESETZ 之前基准时钟必须稳定的最短时间。
(d): 在 HOST_IRQ 变为高电平以指示自动初始化完成之前,I2C 活动无法开始。

图 7-1 系统上电波形(采用 DLPA3085 或 DLPA3082
DLPC8445 正常停止断电波形

t1: PROJ_ON 变为低电平以开始断电序列。
t2: 控制器完成 DMD 微镜停止序列。
t3: RESETZ 被置为有效,HOST_IRQ 变为高电平。
t4: 所有控制器电源都关闭并放电。
t5: 可以安全地断开系统电源。
(a): PROJ_ON 被置为无效(变为低电平)后,不支持 I2C 活动。
(b): 当 PROJ_ON 被置为无效(变为低电平)后,DMD 微镜停止序列开始。
(c): 建议在 PROJ_ON 被置为无效(变为低电平)后很长时间将系统输入电源保持在规格内,以便留出时间让 DMD 停止以及电源完全断电。
(d): DLPA PMIC 控制控制器电源断电时序。

图 7-2 正常停止断电波形
DLPC8445 快速停止断电波形

t1: 检测到故障(在此示例中,PMIC 检测到 UVLO 情况),PARKZ 被置为有效(变为低电平),以指示控制器启动 DMD 快速停止。
t2: 控制器完成快速停止过程。
t3: RESETZ 被置为有效,使控制器处于复位状态,从而将 HOST_IRQ 释放至高电平。
t4: 最终,来自 SYSPWR 的所有电源都会崩溃。
(a): 在 PARKZ 被置为有效(变为低电平)后,所有电源和 PLL_REFCLK 必须保持在规格范围内至少达 32μs,以保护 DMD 免受可能的损坏。
(b): DMD 具有电源时序要求,可能会影响 1.8V 电源的时序要求,请参阅 DMD 数据表了解更多信息。

图 7-3 快速停止断电波形