ZHCSS92A September 2024 – October 2024 DLPC8445
PRODUCTION DATA
尽管 DLPC8445 和 DLPC8445V 控制器需要一系列电源电压引脚,但没有为避免损坏 DLPC8445 或 DLPC8445V 控制器而对于电源时序的相对顺序加以限制(这对于上电和断电场景都适用)。控制器在上电和断电之间不需要最小延迟时间。对于与 DLPC8445 或 DLPC8445V 控制器共享电源的器件(例如 PMIC 和 DMD),可能存在额外的电源时序规则。这些器件可能会强制施加额外的系统电源时序要求。下面的图显示了典型 DLPC8445 或 DLPC8445V 系统的 DLPA3085 或 DLPA3082 上电序列、正常停止断电序列和快速停止断电序列。
t1: | 向系统施加的电源。所有其他电压轨均来自系统输入电源。 |
t2: | 所有电源均达到其规定标称值的 95%。请注意,HOST_IRQ 是开漏输出。 |
t3: | RESETZ 被置为无效(变为高电平)的点。这标志着自动初始化的开始。 |
t4: | HOST_IRQ 变为高电平,以指示初始化已完成,主机通信可以开始。 |
(a): | 在 RESETZ 释放之前,PARKZ 和 PROJ_ON 应处于高电平以支持自动初始化。 |
(b): | tRAMP-UP-TOTAL,从 0.8V 斜坡开始到所有电源稳定的最大时间。 |
(c): | tREFCLK,在释放 RESETZ 之前基准时钟必须稳定的最短时间。 |
(d): | 在 HOST_IRQ 变为高电平以指示自动初始化完成之前,I2C 活动无法开始。 |
t1: | PROJ_ON 变为低电平以开始断电序列。 |
t2: | 控制器完成 DMD 微镜停止序列。 |
t3: | RESETZ 被置为有效,HOST_IRQ 变为高电平。 |
t4: | 所有控制器电源都关闭并放电。 |
t5: | 可以安全地断开系统电源。 |
(a): | PROJ_ON 被置为无效(变为低电平)后,不支持 I2C 活动。 |
(b): | 当 PROJ_ON 被置为无效(变为低电平)后,DMD 微镜停止序列开始。 |
(c): | 建议在 PROJ_ON 被置为无效(变为低电平)后很长时间将系统输入电源保持在规格内,以便留出时间让 DMD 停止以及电源完全断电。 |
(d): | DLPA PMIC 控制控制器电源断电时序。 |
t1: | 检测到故障(在此示例中,PMIC 检测到 UVLO 情况),PARKZ 被置为有效(变为低电平),以指示控制器启动 DMD 快速停止。 |
t2: | 控制器完成快速停止过程。 |
t3: | RESETZ 被置为有效,使控制器处于复位状态,从而将 HOST_IRQ 释放至高电平。 |
t4: | 最终,来自 SYSPWR 的所有电源都会崩溃。 |
(a): | 在 PARKZ 被置为有效(变为低电平)后,所有电源和 PLL_REFCLK 必须保持在规格范围内至少达 32μs,以保护 DMD 免受可能的损坏。 |
(b): | DMD 具有电源时序要求,可能会影响 1.8V 电源的时序要求,请参阅 DMD 数据表了解更多信息。 |