ZHCSII1F June 2016 – May 2019 DRA710 , DRA712 , DRA714 , DRA716 , DRA718
PRODUCTION DATA.
DRA71x 处理器采用 538 焊球、17mm × 17mm、0.65mm 焊球间距(0.8mm 间距规则可用于信号)球栅阵列 (BGA) 封装(采用了 Via Channel™ 阵列 (VCA) 技术)。
此架构旨在通过具有成本效益的解决方案,为汽车应用提供高性能并发性 , 从而实现 DRA75x(“Jacinto 6 EP”和“Jacinto 6 Ex”)、DRA74x“Jacinto 6”和 DRA72x“Jacinto 6 Eco”信息娱乐处理器系列的全面可扩展性,包括图像、语音、HMI、多媒体和智能手机投影模式功能。
可编程性通过具有 Arm Neon™扩展的单核 Arm Cortex-A15 RISC CPU 和 TI C66x VLIW 浮点 DSP 内核实现。借助 Arm 处理器,开发人员能够将控制函数与在 DSP 和协处理器上编程的其他算法分离开来,从而降低系统软件的复杂性。
此外,TI 提供了一整套针对 Arm 和 DSP 的开发工具,其中包括 C 语言编译器和一个可查看源代码执行情况的调试界面。
每个器件都具有加密加速特性。HS(高安全性)器件上还提供支持的所有其他安全 特性,包括安全引导支持、调试安全性和可信执行环境支持。有关 HS 器件的更多信息,请联系您的 TI 代表。
DRA71x Jacinto 6 Entry 处理器系列器件符合 AEC-Q100 标准。
该器件 采用 简化的电源轨映射,这使得低成本电源管理集成电路 (PMIC) 解决方案得以实现。