ZHCSJ46F December 2016 – December 2018 DRA74P , DRA75P
ADVANCE INFORMATION for pre-production products; subject to change without notice.
DRA74xP 和 DRA75xP (Jacinto 6 Plus) 汽车 应用 处理器旨在满足现代车内数字驾驶舱体验对于处理性能的强烈需求。
利用该器件,原始设备制造商 (OEM) 和原始设计制造商 (ODM) 得以将创新型连接技术、语音识别和音频流式传输等快速投入实施。Jacinto 6 Plus 器件通过极其灵活的全集成混合处理器解决方案,实现了非常高的处理性能。此外,这些器件还将可编程的视频处理功能与高度集成的外设集完美融合。
其配有 Neon™ 扩展的双核 Arm Cortex-A15 RISC CPU、TI C66x VLIW 浮点 DSP 内核和 Vision AccelerationPac(含一个或多个 EVE),具有可编程性。借助 Arm,开发人员能够将控制函数与在 DSP 和协处理器上编程的其他算法分离开来,从而降低系统软件的复杂性。
此外,TI 提供一整套针对 Arm、DSP 和 EVE 协处理器的开发工具,其中包括 C 语言编译器和一个可查看源代码的调试界面。
每个器件都具有加密加速特性。高安全性 (HS) 器件上还提供支持的所有其他安全 特性,包括安全引导支持、调试安全性和可信执行环境支持。有关 HS 器件的更多信息,请联系您的 TI 代表。
DRA74xP 和 DRA75xP Jacinto 6 Plus 处理器系列器件符合 AEC-Q100 标准。
器件编号 | 封装 | 封装尺寸 |
---|---|---|
DRA74xP | FCBGA (760) | 23.0mm x 23.0mm |
DRA75xP | FCBGA (760) | 23.0mm x 23.0mm |