ZHCSKS2E april 2020 – june 2023 DRA821U , DRA821U-Q1
PRODUCTION DATA
Jacinto™ DRA821x 处理器基于 Armv8 64 位架构,针对具有云连接能力的网关系统进行了优化。片上系统 (SoC) 设计可通过集成(尤其是系统 MCU、功能安全和安全性特性以及可实现高速通信的以太网交换机)降低系统级成本和复杂性。集成式诊断和功能安全特性满足 ASIL-D 和 SIL-3 认证要求。实时控制和低延迟通信由 PCIe 控制器和支持 TSN 的千兆位以太网交换机提供支持。
多达四种通用 Arm® Cortex®-R5F 子系统可以处理简单的时序关键型处理任务,从而使 Arm® Cortex®-A72 核心不受高级应用和基于云的应用的影响。
Jacinto DRA821x 处理器还包含扩展 MCU (eMCU) 域的概念。该域是 MAIN 域上处理器和外围设备的子集,旨在实现更高的功能安全性,例如 ASIL-D/SIL-3。功能方框图突出显示了哪个 IP 包含在 eMCU 中。有关 eMCU 和功能安全的更多详细信息,请参阅 DRA821 安全手册处理器米6体育平台手机版_好二三四 (TI) Jacinto™ 7 米6体育平台手机版_好二三四系列 (SPRUIX4)。
器件型号 | 封装(1) | 封装尺寸(2) |
---|---|---|
DRA821U4-Q1 DRA821U4 |
ALM(FCBGA,433) | 17.2mm × 17.2mm |
DRA821U2-Q1 DRA821U2 |
ALM(FCBGA,433) | 17.2mm × 17.2mm |
XJ7200GB | ALM(FCBGA,433) | 17.2mm × 17.2mm |