ZHCSOZ5 May   2024 DRV7308

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 绝对最大额定值
  7. ESD 等级
  8. 建议运行条件
  9. 热性能信息
  10. 电气特性
  11. 10时序图
  12. 11典型特性
  13. 12详细说明
    1. 12.1 概述
    2. 12.2 功能方框图
    3. 12.3 特性说明
      1. 12.3.1 输出级
      2. 12.3.2 输入控制逻辑
      3. 12.3.3 使能 (EN) 引脚功能
      4. 12.3.4 温度传感器输出 (VTEMP)
      5. 12.3.5 制动功能
      6. 12.3.6 压摆率控制 (SR)
      7. 12.3.7 死区时间
      8. 12.3.8 电流限制功能 (ILIMIT)
      9. 12.3.9 引脚图
        1. 12.3.9.1 四电平输入引脚
        2. 12.3.9.2 开漏引脚
        3. 12.3.9.3 逻辑电平输入引脚(内部下拉)
    4. 12.4 保护功能
      1. 12.4.1 GVDD 欠压锁定
      2. 12.4.2 自举欠压锁定
      3. 12.4.3 电流限制保护
      4. 12.4.4 GaNFET 过流保护
      5. 12.4.5 热关断 (OTS)
  14. 13布局
    1. 13.1 布局指南
    2. 13.2 布局示例
  15. 14修订历史记录
  16. 15机械、封装和可订购信息
    1. 15.1 卷带包装信息

封装选项

机械数据 (封装 | 引脚)
  • REN|68
散热焊盘机械数据 (封装 | 引脚)
订购信息

输入控制逻辑

DRV7308 根据 INHx 和 INLx 引脚上的 PWM 输入信号来控制 GaN FET 的状态。该器件使用 BRAKE 信号对电机驱动器执行制动操作。BRAKE 信号上的逻辑高电平会取代 INHx 和 INLx 引脚上的电平,并导通所有低侧 GaN 晶体管。器件进入关断模式(所有栅极驱动器和 GaN FET 均处于关断状态),并在 EN 引脚上出现逻辑低电平时忽略 INHx、INLx 和 BRAKE 引脚的状态。EN 引脚上的 20μs 至 40μs 逻辑低电平脉冲将器件从 OCP 和 OTP 故障中复位。表 12-2 展示了输入控制逻辑的真值表。

表 12-2 输入控制逻辑
EN BRAKE INHx INLx 高侧 GaN FET 低侧 GaN FET 说明
0 X X X 关断 关断 器件处于关断状态且所有输出均处于高阻态
1 1 X X 关断 导通 BRAKE。所有低侧 GaN FET 均导通,所有高侧 GaN FET 均关断
1 0 1 1 关断 关断 OUTx 处于高阻态
1 0 0 0 关断 关断 OUTx 处于高阻态
1 0 1 0 导通 关断 OUTx 连接至 VM
1 0 0 1 关断 导通 OUTx 连接至 SLx 节点