ZHCSOZ5 May 2024 DRV7308
ADVANCE INFORMATION
DRV7308 根据 INHx 和 INLx 引脚上的 PWM 输入信号来控制 GaN FET 的状态。该器件使用 BRAKE 信号对电机驱动器执行制动操作。BRAKE 信号上的逻辑高电平会取代 INHx 和 INLx 引脚上的电平,并导通所有低侧 GaN 晶体管。器件进入关断模式(所有栅极驱动器和 GaN FET 均处于关断状态),并在 EN 引脚上出现逻辑低电平时忽略 INHx、INLx 和 BRAKE 引脚的状态。EN 引脚上的 20μs 至 40μs 逻辑低电平脉冲将器件从 OCP 和 OTP 故障中复位。表 12-2 展示了输入控制逻辑的真值表。
EN | BRAKE | INHx | INLx | 高侧 GaN FET | 低侧 GaN FET | 说明 |
---|---|---|---|---|---|---|
0 | X | X | X | 关断 | 关断 | 器件处于关断状态且所有输出均处于高阻态 |
1 | 1 | X | X | 关断 | 导通 | BRAKE。所有低侧 GaN FET 均导通,所有高侧 GaN FET 均关断 |
1 | 0 | 1 | 1 | 关断 | 关断 | OUTx 处于高阻态 |
1 | 0 | 0 | 0 | 关断 | 关断 | OUTx 处于高阻态 |
1 | 0 | 1 | 0 | 导通 | 关断 | OUTx 连接至 VM |
1 | 0 | 0 | 1 | 关断 | 导通 | OUTx 连接至 SLx 节点 |