ZHCSKQ6B July 2020 – June 2021 DRV8106-Q1
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
硬件接口器件将四个 SPI 引脚转换为四个可通过电阻配置的输入,即 GAIN、VDS、IDRIVE 和 MODE。这样,应用设计人员可通过将引脚连接为逻辑高电平或逻辑低电平,或使用简单的上拉或下拉电阻,对常用的器件设置进行配置。因此,外部控制器不再需要 SPI 总线。一般故障信息仍可通过 nFAULT 引脚获得。
硬件接口设置在器件上电时锁存,可通过以下方式重新配置:使用 nSLEEP 引脚将器件置于睡眠模式,更改设置,然后通过 nSLEEP 重新启用器件。
更多有关硬件接口的信息,请参阅引脚图一节。