ZHCSKQ6B July 2020 – June 2021 DRV8106-Q1
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
当 nSLEEP 引脚为逻辑高电平,DVDD 输入已超过 VDVDD_POR 阈值,并且 PVDD 输入已超过 VPVDD_UV 阈值时,器件将进入完全运行状态。在这种状态下,除了栅极驱动器外,所有主要功能块都处于运行状态。必须通过 EN_DRV 寄存器位启用栅极驱动器,然后才能进入完全运行状态。
对于 H/W 器件型号,器件将在运行状态下自动启用驱动器。