ZHCSRD9A January 2023 – March 2024 DRV8144-Q1
PRODUCTION DATA
参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 | |
---|---|---|---|---|---|---|
RPU_nSCS | nSCS 至 VDD 的内部上拉电阻(反向电流受阻) | 在最低 VIH 电平下测得 | 200 | 500 | kΩ | |
RPD_SPI | SDI、SCLK 至 GND 的内部下拉电阻 | 在最高 VIL 电平下测得 | 150 | 500 | kΩ | |
VIL | 输入逻辑低电压 | SDI、SCLK、nSCS 引脚 | 0.7 | V | ||
VIH | 输入逻辑高电压 | SDI、SCLK、nSCS 引脚 | 1.5 | V | ||
VIHYS | 输入滞后 | SDI、SCLK、nSCS 引脚 | 100 | mV | ||
VOL_SDO | 输出逻辑低电压 | 流入 SDO 的 0.5 mA 灌电流 | 0.4 | V | ||
VOH_SDO | SPI (S) 型号的输出逻辑高电压 | SDO 引脚上的 0.5 mA 拉电流,VnSLEEP = 5V,VVM > 7V | 4.1 | V | ||
SDO 引脚上的 0.5 mA 拉电流,VnSLEEP = 3.3V,VVM > 5V | 2.7 | V | ||||
VOH_SDO_NL | SDO 空载时的输出逻辑高电压,仅对 SPI (S) 型号有效 | SDO 引脚上无电流,VnSLEEP = 5V,VVM > 7V | 5.5 | V | ||
SDO 引脚上无电流,VnSLEEP = 3.3V,VVM > 5V | 3.8 | V |