ZHCSRD9A January 2023 – March 2024 DRV8144-Q1
PRODUCTION DATA
参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 | |
---|---|---|---|---|---|---|
VIL_nSLEEP | 输入逻辑低电压 | nSLEEP 引脚 | 0.65 | V | ||
VIH_nSLEEP | 输入逻辑高电压 | nSLEEP 引脚 | 1.55 | V | ||
VIHYS_nSLEEP | 输入滞后 | nSLEEP 引脚 | 200 | mV | ||
VIL | 输入逻辑低电压 | DRVOFF、IN 引脚 | 0.7 | V | ||
VIH | 输入逻辑高电压 | DRVOFF、IN 引脚 | 1.5 | V | ||
VIHYS | 输入滞后 | DRVOFF、IN 引脚 | 100 | mV | ||
RPD_nSLEEP | nSLEEP 至 GND 的内部下拉电阻 | 在最低 VIL 电平下测得 | 100 | 400 | kΩ | |
RPU | DRVOFF 至 VDD 的内部上拉电阻(反向电流受阻) | 在最低 VIH 电平下测得 | 200 | 550 | kΩ | |
RPD | IN 至 GND 的内部下拉电阻 | 在最高 VIL 电平下测量 | 200 | 500 | kΩ | |
InFAULT_PD | 置位为低电平时,nFAULT 引脚上的接地灌电流 | VnFAULT = 0.3V | 5 | mA |