ZHCSWC4A May 2024 – July 2024 DRV8161 , DRV8162
ADVANCE INFORMATION
图 7-9 展示了硬件接口配置的多电平输入引脚 DT/MODE 的结构。可以通过连接到 GND 的外部电阻器 RDTMODE 来设置输入。CDTMODE 是可选的,有助于降低 GND 噪声的影响。如表 7-6 所示,配置击穿功能、死区时间插入和 PWM 控制模式。在器件上电时锁存 LEVEL0、1、2、3 和 LEVEL5 的信息。
DT/MODE (RDTMODE) | 击穿保护 | 死区时间插入 (tDEAD) | PWM 控制模式 |
---|---|---|---|
LEVEL5(引脚悬空) | 启用 | 禁用 | 2 引脚 PWM |
LEVEL4 - 线性 (10KΩ - 1MΩ) | 保留。 | ||
LEVEL3 (3.3KΩ) | 启用 | 启用 (370ns) | 2 引脚 PWM |
LEVEL2 (1.3KΩ) | 启用 | 启用 (100ns) | 2 引脚 PWM |
LEVEL1 (470Ω) | 启用 | 启用 (20ns) | 2 引脚 PWM |
LEVEL0(短接至 GND) | 禁用 | 禁用 | 独立 PWM |