ZHCSWC4A May 2024 – July 2024 DRV8161 , DRV8162
ADVANCE INFORMATION
DRV816x 具有 IDRIVE1 和 IDRIVE2 器件引脚,用于栅极驱动电流配置。每个引脚可以设置 8 个电平(LEVEL0 至 LEVEL7),在器件引脚和 GND 之间连接外部电阻器。可通过表 7-4 确定栅极驱动电流 IDRIVEN 和 IDRIVEP。表中的 (G) 表示已启用 VGS 监控死区时间插入。在器件上电时锁存 IDRIVE1 和 IDRIVE2 信息。
IDRIVE2 | |||||||||||||||||
LEVEL0 | LEVEL1 | LEVEL2 | LEVEL3 | LEVEL4 | LEVEL5 | LEVEL6 | LEVEL7 | ||||||||||
拉电流:灌电流 = 1:2 | 拉电流:灌电流 = 1:2 | 拉电流:灌电流 = 1:1.5 | 拉电流:灌电流 = 1:1.5 | 拉电流:灌电流 = 1:1 | 拉电流:灌电流 = 1:3 | 启用 VGS 死区时间插入 | IDRIVE2 开路 | ||||||||||
IDRIVEP[mA] | IDRIVEN[mA] | IDRIVEP[mA] | IDRIVEN[mA] | IDRIVEP[mA] | IDRIVEN[mA] | IDRIVEP[mA] | IDRIVEN[mA] | IDRIVEP[mA] | IDRIVEN[mA] | IDRIVEP[mA] | IDRIVEN[mA] | IDRIVEP[mA] | IDRIVEN[mA] | IDRIVEP[mA] | IDRIVEN[mA] | ||
IDRIVE1 | LEVEL7 | 256 | 512 | 16 | 32 | 256 | 384 | 16 | 32 | 128 | 128 | 64 | 192 | 32 (G) | 64 (G) | 16 (G) | 32 (G) |
LEVEL6 | 288 | 576 | 32 | 64 | 288 | 448 | 32 | 32 | 192 | 192 | 128 | 384 | 96 (G) | 192 (G) | 64 (G) | 128 (G) | |
LEVEL5 | 320 | 640 | 64 | 128 | 320 | 448 | 64 | 64 | 256 | 256 | 192 | 576 | 128 (G) | 256 (G) | 128 | 256 | |
LEVEL4 | 384 | 768 | 96 | 192 | 384 | 576 | 96 | 128 | 320 | 320 | 256 | 768 | 160 (G) | 320 (G) | 192 | 384 | |
LEVEL3 | 448 | 896 | 128 | 256 | 448 | 640 | 128 | 192 | 384 | 384 | 288 | 896 | 192 (G) | 384 (G) | 256 | 512 | |
LEVEL2 | 512 | 1024 | 160 | 320 | 512 | 768 | 160 | 256 | 448 | 448 | 384 | 1024 | 224 (G) | 448 (G) | 320 | 640 | |
LEVEL1 | 768 | 1536 | 192 | 384 | 768 | 1024 | 192 | 256 | 512 | 512 | 512 | 1536 | 512 (G) | 1024 (G) | 512 | 1024 | |
LEVEL0 | 1024 | 2048 | 224 | 448 | 1024 | 1536 | 224 | 384 | 1024 | 1024 | 768 | 2048 | 1024 (G) | 2048 (G) | 1024 | 2048 |