ZHCSSN3A November 2023 – March 2024 DRV8242-Q1
PRODUCTION DATA
引脚 | 类型(1) | 说明 | |
---|---|---|---|
编号 | 名称 | ||
1 | SCLK | I | SPI - 串行时钟输入。 |
2 | nSCS | I | SPI - 芯片选择。此引脚上的低电平有效信号支持串行接口通信。 |
3 | PH/IN2 | I | 用于电桥运行的控制器输入引脚。有关详细信息,请参阅节 7.3.2。 |
4 | EN/IN1 | I | 用于电桥运行的控制器输入引脚。有关详细信息,请参阅节 7.3.2。 |
5 | DRVOFF | I | 用于电桥高阻态的控制器输入引脚。有关详细信息,请参阅节 7.3.2。 |
6、15 | VM | P | 电源。此引脚电压是电机电源电压。必须与剩余的 VM 引脚(共 2 个)结合,以支持器件的电流能力。使用 0.1µF 陶瓷电容器和大容量电容器将此引脚旁路至 GND。 |
7、8 | OUT1 | P | 半桥输出 1。将此引脚连接到电机或负载。必须与剩余的 OUT1 引脚(共 2 个)结合,以支持器件的电流能力。 |
9、10、11、12 | GND | G | 接地引脚。必须与剩余的 GND 引脚(共 4 个)结合,以支持器件的电流能力。 |
13、14 | OUT2 | P | 半桥输出 2。将此引脚连接到电机或负载。必须与剩余的 OUT2 引脚(共 2 个)结合,以支持器件电流能力。 |
16 | nSLEEP | I | SPI (S) 型号:用于休眠的控制器输入引脚。有关详细信息,请参阅节 7.3.2。也是 SDO 的 VIO 逻辑电平。 |
VDD | P | SPI (P) 型号:器件的逻辑电源。 | |
17 | IPROPI | I/O | 驱动器负载电流模拟反馈。有关详细信息,请参阅节 7.3.3中的节 7.3.3.2。 |
18 | nFAULT | OD | 控制器的故障指示。有关详细信息,请参阅节 7.3.3中的 nFAULT。 |
19 | SDO | PP | SPI - 串行数据输出。在 SCLK 的上升沿更新数据。 |
20 | SDI | I | SPI - 串行数据输入。在 SCLK 的下降沿捕捉数据。 |