ZHCSOJ8C November 2022 – May 2024 DRV8410
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 | |
---|---|---|---|---|---|---|
电源 (VM) | ||||||
IVMQ | VM 睡眠模式电流 | nSLEEP = 0V,VVM = 5V,TJ = 27°C | 4 | 30 | nA | |
IVM | VM 活动模式电流 | xIN1 = 3.3V,xIN2 = 0V,VVM = 5V | 1.3 | 2.5 | mA | |
tWAKE | 开通时间 | 睡眠模式到工作模式延迟 | 100 | μs | ||
tSLEEP | 关断时间 | 工作模式到睡眠模式延迟 | 5 | μs | ||
逻辑电平输入(nSLEEP、AIN1、AIN2、BIN1、BIN2) | ||||||
VIL | 输入逻辑低电平电压 | 0 | 0.4 | V | ||
VIH | 输入逻辑高电平电压 | 1.45 | 5.5 | V | ||
VHYS_nSLEEP | nSLEEP 输入迟滞 | 100 | mV | |||
VHYS_logic | 逻辑输入迟滞(nSLEEP 除外) | 50 | mV | |||
IIL | 输入逻辑低电平电流 | VxINx = 0V | -1 | 1 | µA | |
IIH,nSLEEP | 输入逻辑高电流 | VnSLEEP = 5V | 14 | µA | ||
IIH | 输入逻辑高电流 | VxINx = 5V | 20 | 70 | µA | |
RPD,nSLEEP | 输入下拉电阻 | 500 | kΩ | |||
RPD | 输入下拉电阻 | 100 | kΩ | |||
tDEGLITCH | 输入逻辑抗尖峰 | 50 | ns | |||
开漏输出 (nFAULT) | ||||||
VOL | 输出逻辑低电压 | IOD = 5mA | 0.3 | V | ||
IOZ | 输出逻辑高电流 | VOD = 5V | -1 | 1 | µA | |
驱动器输出(AOUT1、AOUT2、BOUT1、BOUT2) | ||||||
RHS_DS(ON) | 高侧 MOSFET 导通电阻 | IOUTx = 0.2A | 400 | mΩ | ||
RLS_DS(ON) | 低侧 MOSFET 导通电阻 | IOUTx = -0.2A | 400 | mΩ | ||
VSD | 体二极管正向电压 | IOUTx = -0.5A | 1 | V | ||
tRISE | 输出上升时间 | VOUTx 上升,从 VVM 的 10% 上升到 90%,VVM = 5V | 100 | ns | ||
tFALL | 输出下降时间 | VOUTx 下降,从 VVM 的 90% 下降到 10%,VVM = 5V | 50 | ns | ||
tPD | 输入至输出传播延迟 | 输入超过 0.8V 达到 VOUTx = 0.1×VVM,IOUTx = 1A | 600 | ns | ||
tDEAD | 输出死区时间 | 400 | ns | |||
电流调节(AISEN、BISEN) | ||||||
VTRIP | xISEN 跳变电压 | 180 | 200 | 230 | mV | |
tOFF | 电流调节关断时间 | 20 | µs | |||
tBLANK | 电流调节消隐时间 | 1.8 | µs | |||
tDEG | 电流调节抗尖峰脉冲时间 | 1 | µs | |||
保护电路 | ||||||
VUVLO | 电源欠压锁定 (UVLO) | 电源上升 | 1.6 | V | ||
电源下降 | 1.3 | V | ||||
VUVLO_HYS | 电源 UVLO 迟滞 | 上升至下降阈值 | 100 | mV | ||
tUVLO | 电源欠压抗尖峰脉冲时间 | VVM 下降至 OUTx 已禁用 | 10 | µs | ||
IOCP | 过流保护跳变点 | 2.5 | A | |||
VOCP_ISEN | ISEN 引脚上的过流保护跳变点 | 0.6 | V | |||
tOCP | 过流保护抗尖峰脉冲时间 | 4.2 | µs | |||
tRETRY | 过流保护重试时间 | 1.6 | ms | |||
TTSD | 热关断温度 | 153 | 193 | °C | ||
THYS | 热关断迟滞 | 18 | °C |