ZHCSML3B June 2020 – May 2022 DRV8436
PRODUCTION DATA
当 nSLEEP 引脚为高电平、ENABLE 引脚为 Hi-Z 或 1 且 VM > UVLO 时,器件将进入运行模式。必须在经过 tWAKE 时间之后,器件才能针对输入做好准备。