ZHCSJO5D April 2020 – April 2021 DRV8889-Q1
PRODUCTION DATA
引脚 | I/O | 类型 | 说明 | ||
---|---|---|---|---|---|
名称 | NO. | ||||
HTSSOP | VQFN | ||||
AOUT1 | 6 | 3 | O | 输出 | 绕组 A 输出。连接到步进电机绕组。 |
AOUT2 | 7 | 4 | O | 输出 | 绕组 A 输出。连接到步进电机绕组。 |
PGND | 5、10 | 2、7 | — | 电源 | 电源接地。2 个 PGND 引脚均内部短接。连接到 PCB 上的系统接地。 |
BOUT1 | 9 | 6 | O | 输出 | 绕组 B 输出。连接到步进电机绕组 |
BOUT2 | 8 | 5 | O | 输出 | 绕组 B 输出。连接到步进电机绕组 |
CPH | 2 | 23 | — | 电源 | 电荷泵开关节点。在 CPH 到 CPL 之间连接一个额定电压为 VM 的 X7R 0.022µF 陶瓷电容器。 |
CPL | 1 | 22 | |||
DIR | 22 | 19 | I | 输入 | 方向输入。逻辑电平设置步进的方向;内部下拉电阻。 |
DRVOFF | 23 | 20 | I | 输入 | 逻辑高电平将禁用器件输出;逻辑低电平则会启用;内部上拉至 DVDD。 |
DVDD | 13 | 10 | 电源 | 逻辑电源电压。将电容为 0.47μF、额定电压为 6.3V 或 10V 的 X7R 陶瓷电容器连接至 GND。 | |
GND | 12 | 9 | — | 电源 | 器件接地。连接到系统接地。 |
VREF | 15 | 12 | I | 输入 | 电流设定基准输入。最大值为 3.3V。DVDD 可用于通过电阻分压器提供 VREF。 |
SCLK | 20 | 17 | I | 输入 | 串行时钟输入。串行数据会移出并在此引脚上的相应上升沿和下降沿被捕捉。 |
SDI | 19 | 16 | I | 输入 | 串行数据输入。在 SCLK 引脚的下降沿捕捉数据 |
SDO | 18 | 15 | O | 推挽 | 串行数据输出。在 SCLK 引脚的上升沿移出数据。 |
STEP | 21 | 18 | I | 输入 | 步进输入。上升沿使分度器前进一步;内部下拉电阻。 |
VCP | 3 | 24 | — | 电源 | 电荷泵输出。将一个 X7R 0.22μF 16V 陶瓷电容器连接至 VM。 |
VM | 4、11 | 1、8 | — | 电源 | 电源。连接到电机电源电压,并通过两个 0.01µF 陶瓷电容(每个引脚一个)和一个额定电压为 VM 的大容量电容旁路到 GND。 |
VSDO | 17 | 14 | 电源 | 适用于 SDO 输出的电源引脚。连接到 5V 或 3.3V,具体取决于所需的逻辑电平。 | |
nFAULT | 14 | 11 | O | 漏极开路 | 故障指示。故障状态下拉至低逻辑低电平;开漏输出需要外部上拉电阻。 |
nSCS | 16 | 13 | I | 输入 | 串行芯片选择。此引脚上的低电平有效支持串行接口通信。内部上拉到 DVDD。 |
nSLEEP | 24 | 21 | I | 输入 | 睡眠模式输入。逻辑高电平用于启用器件;逻辑低电平用于进入低功耗睡眠模式;内部下拉电阻。 |
PAD | - | - | - | - | 散热焊盘。连接到系统接地。 |