在自然通风条件下的工作温度范围内测得(除非另有说明)(1)(2)参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 |
---|
tPHLD | 从高电平到低电平的差分传播延迟 | CL = 15pF | 1.0 | 1.8 | 3.5 | ns |
tPLHD | 差分传播延迟低电平到高电平 | VID = 200mV | 1.0 | 1.7 | 3.5 | ns |
tSKD1 | 差分脉冲延迟 |tPHLD – tPLHD| (3) | (图 5-1 和图 5-2) | 0 | 100 | 400 | ps |
tSKD3 | 差分器件间延迟 (4) | | 0 | 0.3 | 1.0 | ns |
tSKD4 | 差分器件间延迟 (5) | | 0 | 0.4 | 1.5 | ns |
tTLH | 上升时间 | | | 350 | 800 | ps |
tTHL | 下降时间 | | | 175 | 800 | ps |
fMAX | 最大工作频率 (6) | | 200 | 250 | | MHz |
(1) CL 包括探针和夹具电容。
(2) 除非另有说明,否则所有测试的发生器波形:f = 1MHz,ZO = 50Ω,对于 IN±,tr 和 tf(0% 至 100%)≤ 3ns。
(3) tSKD1 是同一通道的正向边沿和负向边沿之间差分传播延迟时间的幅度差。
(4) tSKD3,器件间延迟,是器件之间任何事件的差分通道间延迟。此规格适用于具有相同 VDD 且工作温度范围内彼此相差 5°C 以内的器件。
(5) tSKD4,器件间延迟,是器件之间任何事件的差分通道间延迟。此规格适用于推荐工作温度和电压以及各种工艺分配范围内的器件。tSKD4 定义为 |Max – Min| 差分传播延迟。
(6) fMAX 发生器输入条件:tr = tf < 1ns(0% 至 100%)、50% 占空比、差分(1.05V 至 1.35V 峰峰值)。输出标准:60%/40% 占空比,VOL(最大值 0.4V),VOH(最小值 2.4V),负载 = 15pF(杂散加探头)。该参数由设计确保。该限值是基于对器件在 PVT 范围内转换时间(tTLH 和 tTHL)的统计分析得出的。
(1) “绝对最大额定值”是超出即无法确保器件安全的值。这并不表示器件在这些限值下可以运行。
节 4.3 指定了器件运行条件。
(1) 流入器件引脚的电流被定义为正。流出器件引脚的电流被定义为负。除非另有说明,否则所有电压均以接地为基准(例如 VID)。
(1) ESD 等级:
- DS90LV012A:
- HBM(1.5kΩ、100pF)≥ 2kV
- EIAJ(0Ω、200pF)≥ 900V
- CDM ≥ 2000V
- IEC 直接(330Ω、150pF)≥ 5kV
- DS90LT012A:
- HBM(1.5kΩ、100pF)≥ 2kV
- EIAJ(0Ω、200pF)≥ 700V
- CDM ≥ 2000V
- IEC 直接(330Ω、150pF)≥ 7kV
(1) 输出短路电流 (IOS) 仅指定为幅值,负号仅表示方向。一次只能短接一个输出,不要超过最大结温规格。
(1) VDD 始终高于 IN+ 和 IN- 电压。当 VDD = 2.7V 时,IN+ 和 IN− 的电压范围允许为 −0.05V 至 +2.35V;当 VDD = 3.0V 至 3.6V 时,IN+ 和 IN− 的电压范围允许为 |VID| / 2 至 VDD − 0.3V。当 VCM = 0.05V 至 2.35V、VDD = 2.7V 或者 VCM = |VID| / 2 至 VDD − 0.3V、VDD = 3.0V 至 3.6V 时,VID 不得大于 100mV。