ZHCSNS2 December   2023 DS90LVRA2-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 开关特性
    7. 5.7 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
        1. 8.2.2.1 电源去耦建议
        2. 8.2.2.2 端接
        3. 8.2.2.3 输入失效防护偏置
        4. 8.2.2.4 探测 LVDS 传输线路
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
        1. 8.4.1.1 差分布线
        2. 8.4.1.2 PC 主板注意事项
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

说明

DS90LVRA2-Q1 是一款专为需要高输入共模范围、高数据速率和具有压摆率控制 CMOS 输出的应用而设计的双路 CMOS 差分线路接收器。该器件可利用低电压差分信号 (LVDS) 技术来支持 600Mbps (300MHz) 的数据速率。

DS90LVRA2-Q1 可接受低电压(典型值为 350mV)差分输入信号,并根据电源电压将其转换为 1.8V 至 3.3V CMOS 输出电平。DS90LVRA2-Q1 采用直通式设计,可简化 PCB 布局。

DS90LVRA2-Q1 和配套的 LVDS 线路驱动器 DS90LV027AQ 可为高速点对点接口应用提供针对高功耗 PECL/ECL 器件的全新替代方案。

封装信息
器件型号封装(1)封装尺寸(2)
DS90LVRA2-Q1DEM(WSON,8)2mm × 2mm
有关更多信息,请参阅节 11
封装尺寸(长 × 宽)为标称值,并包括引脚(如适用)。
GUID-4F112770-4856-448F-A197-479AA8C66C67-low.gif功能图