ZHCSRF0 December   2022 DS90LVRA2

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. Revision History
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Switching Characteristics
    7. 6.7 Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
    4. 8.4 Device Functional Modes
  9. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Application
      1. 9.2.1 Design Requirements
      2. 9.2.2 Detailed Design Procedure
        1. 9.2.2.1 Power Decoupling Recommendations
        2. 9.2.2.2 Termination
        3. 9.2.2.3 Input Failsafe Biasing
        4. 9.2.2.4 Probing LVDS Transmission Lines
    3. 9.3 Application Curves
  10. 10Power Supply Recommendations
  11. 11Layout
    1. 11.1 Layout Guidelines
      1. 11.1.1 Differential Traces
      2. 11.1.2 PC Board Considerations
    2. 11.2 Layout Examples
  12. 12Device and Documentation Support
    1. 12.1 Documentation Support
      1. 12.1.1 Related Documentation
    2. 12.2 接收文档更新通知
    3. 12.3 支持资源
    4. 12.4 Trademarks
    5. 12.5 静电放电警告
    6. 12.6 术语表
  13. 13Mechanical, Packaging, and Orderable Information

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

说明

DS90LVRA2 是一款专为需要高输入共模范围、高数据速率和具有压摆率控制 CMOS 输出的应用而设计的双路 CMOS 差分线路接收器。该器件旨在利用低电压差分信号 (LVDS) 技术支持 600Mbps (300MHz) 的数据速率。

DS90LVRA2 可接受低电压(350mV 典型值)差分输入信号,并根据电源电压将其转换为 1.8V CMOS 输出电平。DS90LVRA2 采用直通式设计,可简化 PCB 布局。

DS90LVRA2 和配套的 LVDS 线路驱动器 DS90LV027AQ 可为高速点对点接口应用提供针对高功耗 PECL/ECL 器件的全新替代方案。

封装信息(1)
器件型号封装封装尺寸(标称值)
DS90LVRA2DEM(WSON,8)2.00mm × 2.00mm
如需了解所有可用封装,请参阅数据表末尾的可订购米6体育平台手机版_好二三四附录。
GUID-4F112770-4856-448F-A197-479AA8C66C67-low.gif功能图