ZHCSIJ2C July 2018 – April 2024 DS90UB935-Q1
PRODUCTION DATA
DS90UB935-Q1 GPIO 引脚上的输入可通过 FPD-Link III 接口转发到兼容的解串器。在正向方向上最多支持四个 GPIO。
正向通道 GPIO 的时序取决于在串行器处分配的 GPIO 数量。当来自 DS90UB935-Q1 串行器的单个 GPIO 输入链接到兼容的解串器 GPIO 输出时,在每个正向通道传输帧对该值进行采样。每两个正向通道帧对两个链接的 GPIO 进行采样,每五个帧对三个或四个链接的 GPIO 进行采样。GPIO 的典型延迟约为 225ns,但随着电缆长度的变化而变化。由于信息分布在多个帧上,抖动通常按采样周期(正向通道帧数)的顺序增加。TI 建议用户为链接的 GPIO 吞吐量保持 4 倍过采样率。例如,当在 4Gbps 同步模式下运行且 REFCLK = 25MHz 时,根据正向通道上链接的 GPIO 数量,建议的最大 GPIO 输入频率如表 6-6 所示。
链接正向通道 GPIO 的数量 (FC_GPIO_EN) |
FPD-Link III 线路速率 = 4Gbps 时的 采样频率 (MHz) |
建议的最大正向通道 GPIO 频率 (MHz) | 典型延迟 (ns) | 抖动典型值 (ns) |
---|---|---|---|---|
1 | 100 | 25 | 225 | 12 |
2 | 50 | 12.5 | 225 | 24 |
4 | 20 | 5 | 225 | 60 |