可以通过 MODE_SEL[1:0] 输入引脚或通过配置寄存器位来配置器件。建议阻值的上拉电阻和下拉电阻可用于设置 MODE_SEL[1:0] 输入的电压比。请参阅表 8-8这些值将在上电期间锁存到寄存器位置:
表 8-8 MODE_SEL[1:0] 设置模式 | 设置 | 功能 |
---|
DSI LANES | 00 | 1 个通道 |
01 | 2 个通道 |
10 | 3 个通道 |
11 | 4 个通道 |
分离器模式 | 0 | 正常工作。 |
1 | 将视频(奇/偶)分离到每个 FPD-Link III 输出端口 |
DISABLE DSI | 0 | DSI 输入已启用。 |
1 | DSI 输入已禁用。这是一个推荐的 Strap 配置选项,因为任何 DSI 输入的配置都需要在输入被禁用时进行。 |
COAX 模式 | 0 | 为双绞线电缆启用 FPD-Link III。 |
1 | 为同轴电缆启用 FPD-Link III。 |
CLOCK 模式 | 0 | FPD-Link III 由提供给 REFCLK 引脚的外部振荡器生成。DSI 时钟可以连续,也可以不连续。 |
1 |
FPD-Link III 由 DSI 时钟生成,DSI 时钟必须是连续的。 |
表 8-9 Strap 配置 MODE_SEL0MODE 编号 | VR4 电压 | VR4 目标电压 | 建议的 STRAP 配置电阻器 (1% TOL) | SPLITTER | DSI LANES |
---|
VMIN | VTYP | VMAX | V(VDD18) = 1.8V | R3 (kΩ) | R4 (kΩ) |
---|
0 | 0 | 0 | 0.126 × V(VDD18) | 0 | 断开 | 10.0 | 0 | 1 |
1 | 0.179 × V(VDD18) | 0.211 × V(VDD18) | 0.244 × V(VDD18) | 0.38 | 73.2 | 20.0 | 0 | 2 |
2 | 0.286 × V(VDD18) | 0.325 × V(VDD18) | 0.364 × V(VDD18) | 0.585 | 60.4 | 30.1 | 0 | 3 |
3 | 0.404 × V(VDD18) | 0.441 × V(VDD18) | 0.472 × V(VDD18) | 0.794 | 51.1 | 40.2 | 0 | 4 |
4 | 0.526 × V(VDD18) | 0.556 × V(VDD18) | 0.590 × V(VDD18) | 1.001 | 40.2 | 51.1 | 1 | 1 |
5 | 0.643 × V(VDD18) | 0.673 × V(VDD18) | 0.708 × V(VDD18) | 1.211 | 30.1 | 61.9 | 1 | 2 |
6 | 0.763 × V(VDD18) | 0.790 × V(VDD18) | 0.825 × V(VDD18) | 1.421 | 18.7 | 71.5 | 1 | 3 |
7 | 0.880 × V(VDD18) | V(VDD18) | V(VDD18) | 1.8 | 10.0 | 断开 | 1 | 4 |
表 8-10 Strap 配置 MODE_SEL1MODE 编号 | VR6 电压 | VR6 目标电压 | 建议的 STRAP 配置电阻器 (1% TOL) | CLOCK | COAX | DISABLE DSI |
---|
VMIN | VTYP | VMAX | V(VDD18) = 1.8V | R5 (kΩ) | R6 (kΩ) |
---|
0 | 0 | 0 | 0.126 × V(VDD18) | 0 | 断开 | 10.0 | 1 | 0 | 0 |
1 | 0.179 × V(VDD18) | 0.211 × V(VDD18) | 0.244 × V(VDD18) | 0.380 | 73.2 | 20.0 | 1 | 0 | 1 |
2 | 0.286 × V(VDD18) | 0.325 × V(VDD18) | 0.364 × V(VDD18) | 0.585 | 60.4 | 30.1 | 1 | 1 | 0 |
3 | 0.404 × V(VDD18) | 0.441 × V(VDD18) | 0.472 × V(VDD18) | 0.794 | 51.1 | 40.2 | 1 | 1 | 1 |
4 | 0.526 × V(VDD18) | 0.556 × V(VDD18) | 0.590 × V(VDD18) | 1.001 | 40.2 | 51.1 | 0 | 0 | 0 |
5 | 0.643 × V(VDD18) | 0.673 × V(VDD18) | 0.708 × V(VDD18) | 1.211 | 30.1 | 61.9 | 0 | 0 | 1 |
6 | 0.763 × V(VDD18) | 0.790 × V(VDD18) | 0.825 × V(VDD18) | 1.421 | 18.7 | 71.5 | 0 | 1 | 0 |
7 | 0.880 × V(VDD18) | V(VDD18) | V(VDD18) | 1.8 | 10.0 | 断开 | 0 | 1 | 1 |
表 8-11 模式选择 [1.0] 寄存器Strap 配置值 | 寄存器名称 | 位域 | 说明 |
---|
MODESEL0 - SPLITTER | DUAL_CTL1,AUDIO_CFG | [2:0],[4] | FPD3_TX_MODE,SPLIT_AUDIO |
MODESEL0 - DSI LANES | BRIDGE_CTL | [3:2] | DSI_LANES |
MODESEL1 - CLOCK | BRIDGE_CTL | [7],[1:0] | DSI_CONTINUOUS_CLK |
MODESEL1 - COAX | DUAL_CTL1 | [7] | FPD3_COAX_MODE |
MODESEL1 - DISABLE DSI | RESET_CTL | [3] | DISABLE_DSI |