ZHCSJI8C March 2019 – April 2024 DS90UB953A-Q1
PRODUCTION DATA
DS90UB953A-Q1 支持多种时钟方案,可通过 MODE 引脚进行选择。在 DS90UB953A-Q1 中,正向通道的工作带宽高于所传输视频数据所要求的带宽,正向通道数据速率由基准时钟设定。时钟模式决定了器件用作基准时钟的器件,常见的配置是无需本机基准振荡器的同步模式。有关更多信息,请参阅表 6-8。
DS90UB953A-Q1 的默认模式由上电期间在 MODE 引脚上施加偏置来设置。有关设置运行模式的更多信息,请参阅节 6.4.2。
模式 | 分频值 | 基准源 | 基准频率 (f) (MHz) | FC 数据速率 | CSI 带宽 ≤ | CLK_OUT (3) |
---|---|---|---|---|---|---|
同步 | 不适用 | 反向通道(1) | 23 - 26 | f × 160 | f × 128 | f × 160 / HS_CLK_DIV × (M/N) |
同步(半速率) | 不适用 | 反向通道(1) | 11.5 - 13 | f × 160 | f × 128 | f × 160 / HS_CLK_DIV × (M/N) |
非同步外部时钟 | CLKIN_DIV = b000 | 外部时钟(2) | 25 - 52 | f × 80 | f × 64 | f × 80 / HS_CLK_DIV × (M/N) |
CLKIN_DIV = b001 | 外部时钟(2) | 50 - 104 | f × 40 | f × 32 | f × 40 / HS_CLK_DIV × (M/N) | |
非同步内部时钟 | OSCCLK_SEL = 1 | 内部时钟 | 48.4 - 51 | f × 80 | f × 64 | 不适用 |
非同步内部时钟(半速率) | OSCCLK_SEL = 0 | 内部时钟 | 24.2 - 25.5 | f × 80 | f × 64 | 不适用 |
DVP 外部时钟 解串器模式:RAW10 |
不适用 | 外部时钟 | 25 - 66.5 | f × 28 | f × 20 | f × 28 / HS_CLK_DIV × (M/N) |
DVP 外部时钟 解串器模式:RAW12 HF |
不适用 | 外部时钟 | 25 - 70 | f × 28 | f × 18 | f × 28 / HS_CLK_DIV × (M/N) |