ZHCSNF5A February 2021 – May 2022 INA237
PRODUCTION DATA
当总线空闲时,SDA 和 SCL 线路都被上拉电阻拉至高电平。主器件生成一个开始条件,随后是一个有效的串行字节,其中包含高速 (HS) 主器件代码 00001XXX。 该传输在不高于 400kHz 的快速 (400kHz) 模式和标准 (100kHz) (F/S) 模式上进行。该器件不对 HS 主器件代码进行确认,但的确会识别此代码并切换其内部滤波器以支持 2.94MHz 运行。
然后,主器件生成重复的开始条件(重复的开始条件具有与开始条件相同的时序)。在这个重复的开始条件之后,协议与 F/S 模式一致,除非允许的传输速度高达 2.94 MHz。不要使用停止条件,而是使用重复的开始条件将总线保持在 HS 模式。停止条件结束 HS 模式并切换器件的所有滤波器以支持 F/S 模式。