ZHCSXH8U September   2007  – October 2024 ISO7240C , ISO7240CF , ISO7240M , ISO7241C , ISO7241M , ISO7242C , ISO7242M

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  功率等级
    6. 5.6  绝缘规格
    7. 5.7  安全相关认证
    8. 5.8  安全限值
    9. 5.9  电气特性:VCC1 和 VCC2 为 5V 运行
    10. 5.10 电源电流特性:VCC1 和 VCC2 为 5V 运行
    11. 5.11 电气特性:VCC1 为 5V,VCC2 为 3.3V 运行
    12. 5.12 电源电流特性:VCC1 为 5V,VCC2 为 3.3V 运行
    13. 5.13 电气特性:VCC1 为 3.3V,VCC2 为 5V 运行
    14. 5.14 电源电流特性:VCC1 为 3.3V,VCC2 为 5V 运行
    15. 5.15 电气特性:VCC1 和 VCC2 为 3.3V 运行
    16. 5.16 电源电流特性:VCC1 和 VCC2 为 3.3V 运行
    17. 5.17 开关特性:VCC1 和 VCC2 为 5V 运行
    18. 5.18 开关特性:VCC1 为 5V,VCC2 为 3.3V 运行
    19. 5.19 开关特性:VCC1 为 3.3V 且 VCC2 为 5V 运行
    20. 5.20 开关特性:VCC1 和 VCC2 为 3.3V 运行
    21. 5.21 绝缘特性曲线
    22. 5.22 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
    4. 7.4 器件功能模式
      1. 7.4.1 器件 I/O 原理图
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 用于过程控制的隔离式数据采集系统
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
        3. 8.2.1.3 应用曲线
      2. 8.2.2 用于具有 16 个输入的模拟输入模块的隔离式 SPI
        1. 8.2.2.1 设计要求
        2. 8.2.2.2 详细设计过程
        3. 8.2.2.3 应用曲线
      3. 8.2.3 隔离式 RS-232 接口
        1. 8.2.3.1 设计要求
        2. 8.2.3.2 详细设计过程
        3. 8.2.3.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
        1. 8.4.1.1 PCB 材料
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 相关链接
    3. 9.3 接收文档更新通知
    4. 9.4 支持资源
    5. 9.5 商标
    6. 9.6 静电放电警告
    7. 9.7 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

绝缘规格

参数 测试条件 单位
通用
CLR 外部间隙(1) 端子间的最短空间距离 8 mm
CPG 外部爬电距离(1) 端子间的最短封装表面距离 8 mm
DTI 绝缘穿透距离 最小内部间隙 0.008 mm
CTI 相对漏电起痕指数 DIN EN 60112 (VDE 0884-17);IEC 60112 ≥ 400 V
材料组 II
过电压类别 额定市电电压 ≤ 150VRMS I-IV
额定市电电压 ≤ 300VRMS I-III
DIN EN IEC 60747-17 (VDE 0884-17)(2)
VIORM 最大重复峰值隔离电压 交流电压(双极) 560 VPK
VIOTM 最大瞬态隔离电压 VTEST = VIOTM,t = 60s(鉴定测试);
VTEST = 1.2 × VIOTM,t = 1s(100% 生产测试)
4000 VPK
qpd 视在电荷(3) 方法 a:I/O 安全测试子组 2/3 后,
Vini = VIOTM,tini = 60s;
Vpd(m) = 1.2 × VIORM,tm = 10s
≤5 pC
方法 a:环境测试子组 1 后,
Vini = VIOTM,tini = 60s;
Vpd(m) = 1.3 × VIORM,tm = 10s
≤5
方法 b1:常规测试(100% 生产测试)时,
Vini = VIOTM,tini = 1s;
Vpd(m) = 1.5 x VIORM,tm = 1s
≤5
CIO 势垒电容,输入至输出(4) VI = 0.4 sin (2πft),f = 1MHz 2 pF
RIO 隔离电阻,输入至输出(4) VIO = 500V,TA = 25°C > 1012 Ω
VIO = 500V,100°C ≤ TA ≤ 125°C >1011
VIO = 500V,TS = 150°C >109
污染等级 2
气候类别 40/125/21
UL 1577
VISO 可承受的隔离电压 VTEST = VISO = 2500VRMS,t = 60s(鉴定测试);VTEST = 1.2 × VISO = 3000VRMS,t = 1s(100% 生产测试) 2500 VRMS
爬电距离和间隙应满足应用的特定设备隔离标准中的要求。请注意保持电路板设计的爬电距离和间隙,从而确保印刷电路板上隔离器的安装焊盘不会导致此距离缩短。在特定的情况下,印刷电路板上的爬电距离和间隙变得相等。在印刷电路板上插入坡口和/或肋等技术用于帮助提高这些规格。
此耦合器仅适用于最大工作额定值范围内的基本电气绝缘。应借助合适的保护电路来确保符合安全等级。
视在电荷是局部放电 (pd) 引起的电气放电。
将隔离栅每一侧的所有引脚都连在一起,构成一个双端子器件