ZHCSH27B
May 2017 – April 2018
IWR1642
PRODUCTION DATA.
1
器件概述
1.1
特性
1.2
应用
1.3
说明
1.4
功能框图
2
修订历史记录
3
Device Comparison
3.1
Related Products
4
Terminal Configuration and Functions
4.1
Pin Diagram
4.2
Pin Attributes
Table 4-3
PAD IO Register Bit Descriptions
4.3
Signal Descriptions
Table 4-4
Signal Descriptions - Digital
Table 4-5
Signal Descriptions - Analog
4.4
Pin Multiplexing
5
Specifications
5.1
Absolute Maximum Ratings
5.2
ESD Ratings
5.3
Power-On Hours (POH)
5.4
Recommended Operating Conditions
5.5
Power Supply Specifications
5.6
Power Consumption Summary
5.7
RF Specification
5.8
CPU Specifications
5.9
Thermal Resistance Characteristics for FCBGA Package [ABL0161]
5.10
Timing and Switching Characteristics
5.10.1
Power Supply Sequencing and Reset Timing
5.10.2
Input Clocks and Oscillators
5.10.2.1
Clock Specifications
5.10.3
Multibuffered / Standard Serial Peripheral Interface (MibSPI)
5.10.3.1
Peripheral Description
5.10.3.2
MibSPI Transmit and Receive RAM Organization
Table 5-7
SPI Timing Conditions
Table 5-8
SPI Master Mode Switching Parameters (CLOCK PHASE = 0, SPICLK = output, SPISIMO = output, and SPISOMI = input)
Table 5-9
SPI Master Mode Input Timing Requirements (CLOCK PHASE = 0, SPICLK = output, SPISIMO = output, and SPISOMI = input)
Table 5-10
SPI Master Mode Switching Parameters (CLOCK PHASE = 1, SPICLK = output, SPISIMO = output, and SPISOMI = input)
Table 5-11
SPI Master Mode Input Requirements (CLOCK PHASE = 1, SPICLK = output, SPISIMO = output, and SPISOMI = input)
5.10.3.3
SPI Slave Mode I/O Timings
Table 5-12
SPI Slave Mode Switching Parameters (SPICLK = input, SPISIMO = input, and SPISOMI = output)
Table 5-13
SPI Slave Mode Timing Requirements (SPICLK = input, SPISIMO = input, and SPISOMI = output)
5.10.3.4
Typical Interface Protocol Diagram (Slave Mode)
5.10.4
LVDS Interface Configuration
5.10.4.1
LVDS Interface Timings
5.10.5
General-Purpose Input/Output
Table 5-15
Switching Characteristics for Output Timing versus Load Capacitance (CL)
5.10.6
Controller Area Network Interface (DCAN)
Table 5-16
Dynamic Characteristics for the DCANx TX and RX Pins
5.10.7
Serial Communication Interface (SCI)
Table 5-17
SCI Timing Requirements
5.10.8
Inter-Integrated Circuit Interface (I2C)
Table 5-18
I2C Timing Requirements
5.10.9
Quad Serial Peripheral Interface (QSPI)
Table 5-19
QSPI Timing Conditions
Table 5-20
Timing Requirements for QSPI Input (Read) Timings
Table 5-21
QSPI Switching Characteristics
5.10.10
ETM Trace Interface
Table 5-22
ETMTRACE Timing Conditions
Table 5-23
ETM TRACE Switching Characteristics
5.10.11
Data Modification Module (DMM)
Table 5-24
DMM Timing Requirements
5.10.12
JTAG Interface
Table 5-25
JTAG Timing Conditions
Table 5-26
Timing Requirements for IEEE 1149.1 JTAG
Table 5-27
Switching Characteristics Over Recommended Operating Conditions for IEEE 1149.1 JTAG
6
Detailed Description
6.1
Overview
6.2
Functional Block Diagram
6.3
Subsystems
6.3.1
RF and Analog Subsystem
6.3.1.1
Clock Subsystem
6.3.1.2
Transmit Subsystem
6.3.1.3
Receive Subsystem
6.3.2
Processor Subsystem
6.3.3
Host Interface
6.3.4
Master Subsystem Cortex-R4F Memory Map
6.3.5
DSP Subsystem Memory Map
6.4
Other Subsystems
6.4.1
ADC Channels (Service) for User Application
Table 6-3
GP-ADC Parameter
7
Monitoring and Diagnostics
7.1
Monitoring and Diagnostic Mechanisms
7.1.1
Error Signaling Module
8
Applications, Implementation, and Layout
8.1
Application Information
8.2
Reference Schematic
8.3
Layout
8.3.1
Layout Guidelines
8.3.2
Layout Example
8.3.3
Stackup Details
9
Device and Documentation Support
9.1
Device Nomenclature
9.2
Tools and Software
9.3
Documentation Support
9.4
Community Resources
9.5
商标
9.6
静电放电警告
9.7
出口管制提示
9.8
术语表
10
Mechanical, Packaging, and Orderable Information
10.1
Packaging Information
封装选项
机械数据 (封装 | 引脚)
ABL|161
MPBGAL4B
散热焊盘机械数据 (封装 | 引脚)
订购信息
zhcsh27b_oa
1.1
特性
FMCW 收发器
集成式 PLL、发送器、接收器、基带和 A2D
76 至 81GHz 覆盖范围,具有 4GHz 的连续带宽
四个接收通道
两个发送通道
基于分数 N PLL 的超精确线性调频脉冲
(计时)
引擎
TX 功率:12.5dBm
RX 噪声系数:
14dB(76 至 77GHz)
15dB(77 至 81GHz)
1MHz 时的相位噪声:
–95dBc/Hz(76 至 77GHz)
–93dBc/Hz(77 至 81GHz)
内置的校准和自检
(监控)
配备基于 ARM®Cortex®基于 ARM® Cortex®-R4F 的无线电控制系统
内置的固件 (ROM)
针对频率和温度进行自校准的系统
用于 FMCW 信号处理的 C674x DSP
片上存储器:1.5MB
用于物体跟踪、分类和接口控制的 Cortex-R4F 微控制器
支持自主模式(从 QSPI 闪存加载用户应用)
具有 ECC 的内部存储器
集成外设
多达 6 个 ADC 通道
多达 2 个 SPI 通道
多达 2 个 UART
CAN 接口
I
2
C
GPIO
用于原始 ADC 数据和调试仪表的 2 通道 LVDS 接口
IWR1642 高级 特性
嵌入式自监控,无需使用主机处理器
复基带架构
嵌入式干扰检测功能
电源管理
内置的 LDO 网络,可增强 PSRR
I/O 支持双电压 3.3V/1.8V
时钟源
支持频率为 40MHz 的外部振荡器
支持外部驱动、频率为 40MHz 的时钟(方波/正弦波)
支持 40MHz 晶体与负载电容器相连接
轻松的硬件设计
0.65mm 间距、161 引脚 10.4mm × 10.4mm 覆晶 BGA 封装,可实现轻松组装和低成本 PCB 设计
小尺寸解决方案
运行条件
结温范围:–40°C 至 105°C
千亿体育app官网登录(中国)官方网站IOS/安卓通用版/手机APP
|
米乐app下载官网(中国)|ios|Android/通用版APP最新版
|
米乐|米乐·M6(中国大陆)官方网站
|
千亿体育登陆地址
|
华体会体育(中国)HTH·官方网站
|
千赢qy国际_全站最新版千赢qy国际V6.2.14安卓/IOS下载
|
18新利网v1.2.5|中国官方网站
|
bob电竞真人(中国官网)安卓/ios苹果/电脑版【1.97.95版下载】
|
千亿体育app官方下载(中国)官方网站IOS/安卓/手机APP下载安装
|